FPGA Intel® Stratix® 10 TX 400

Especificações

Especificações de E/S

Tecnologias avançadas

Especificações de encapsulamento

Informações complementares

Pedidos e conformidade

Informações sobre especificações e pedidos

Intel® Stratix® 10 TX 400 FPGA 1ST040EH1F35E1VG

  • MM# 999LDJ
  • Código de especificação SRGNK
  • Código de pedido 1ST040EH1F35E1VG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH1F35E2LG

  • MM# 999LDK
  • Código de especificação SRGNL
  • Código de pedido 1ST040EH1F35E2LG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH1F35I1VG

  • MM# 999LDL
  • Código de especificação SRGNM
  • Código de pedido 1ST040EH1F35I1VG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH1F35I2VG

  • MM# 999LDT
  • Código de especificação SRGNN
  • Código de pedido 1ST040EH1F35I2VG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH2F35E1VG

  • MM# 999LDX
  • Código de especificação SRGNP
  • Código de pedido 1ST040EH2F35E1VG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH2F35E2LG

  • MM# 999LDZ
  • Código de especificação SRGNQ
  • Código de pedido 1ST040EH2F35E2LG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH2F35I1VG

  • MM# 999LF6
  • Código de especificação SRGNR
  • Código de pedido 1ST040EH2F35I1VG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH2F35I2VG

  • MM# 999LF7
  • Código de especificação SRGNS
  • Código de pedido 1ST040EH2F35I2VG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH3F35E3XG

  • MM# 999LF8
  • Código de especificação SRGNT
  • Código de pedido 1ST040EH3F35E3XG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH3F35I3XG

  • MM# 999LF9
  • Código de especificação SRGNU
  • Código de pedido 1ST040EH3F35I3XG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH1F35E2VG

  • MM# 999LFC
  • Código de especificação SRGNV
  • Código de pedido 1ST040EH1F35E2VG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH2F35E2VG

  • MM# 999LFK
  • Código de especificação SRGNW
  • Código de pedido 1ST040EH2F35E2VG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH3F35E3VG

  • MM# 999LFP
  • Código de especificação SRGNX
  • Código de pedido 1ST040EH3F35E3VG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH1F35I2LG

  • MM# 999LG4
  • Código de especificação SRGNY
  • Código de pedido 1ST040EH1F35I2LG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH3F35I3VG

  • MM# 999LGN
  • Código de especificação SRGNZ
  • Código de pedido 1ST040EH3F35I3VG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH2F35I2LG

  • MM# 999LGP
  • Código de especificação SRGP0
  • Código de pedido 1ST040EH2F35I2LG
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH1F35I1VGAS

  • MM# 999RNZ
  • Código de especificação SRH1G
  • Código de pedido 1ST040EH1F35I1VGAS
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH1F35I2LGAS

  • MM# 999RP0
  • Código de especificação SRH1H
  • Código de pedido 1ST040EH1F35I2LGAS
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH1F35I2VGAS

  • MM# 999RP7
  • Código de especificação SRH1J
  • Código de pedido 1ST040EH1F35I2VGAS
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH2F35I1VGAS

  • MM# 999RPA
  • Código de especificação SRH1K
  • Código de pedido 1ST040EH2F35I1VGAS
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH2F35I2LGAS

  • MM# 999RPC
  • Código de especificação SRH1L
  • Código de pedido 1ST040EH2F35I2LGAS
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH2F35I2VGAS

  • MM# 999RPD
  • Código de especificação SRH1M
  • Código de pedido 1ST040EH2F35I2VGAS
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH3F35I3VGAS

  • MM# 999RPF
  • Código de especificação SRH1N
  • Código de pedido 1ST040EH3F35I3VGAS
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035813820

Intel® Stratix® 10 TX 400 FPGA 1ST040EH1F35I1VGBK

  • MM# 99A730
  • Código de especificação SRK7X
  • Código de pedido 1ST040EH1F35I1VGBK
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035

Intel® Stratix® 10 TX 400 FPGA 1ST040EH1F35I2LGBK

  • MM# 99A731
  • Código de especificação SRK7Y
  • Código de pedido 1ST040EH1F35I2LGBK
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952

Intel® Stratix® 10 TX 400 FPGA 1ST040EH1F35I2VGBK

  • MM# 99A732
  • Código de especificação SRK7Z
  • Código de pedido 1ST040EH1F35I2VGBK
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035

Intel® Stratix® 10 TX 400 FPGA 1ST040EH2F35I1VGBK

  • MM# 99A733
  • Código de especificação SRK80
  • Código de pedido 1ST040EH2F35I1VGBK
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035

Intel® Stratix® 10 TX 400 FPGA 1ST040EH2F35I2LGBK

  • MM# 99A734
  • Código de especificação SRK81
  • Código de pedido 1ST040EH2F35I2LGBK
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952

Intel® Stratix® 10 TX 400 FPGA 1ST040EH2F35I2VGBK

  • MM# 99A735
  • Código de especificação SRK82
  • Código de pedido 1ST040EH2F35I2VGBK
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035

Intel® Stratix® 10 TX 400 FPGA 1ST040EH3F35I3VGBK

  • MM# 99A736
  • Código de especificação SRK83
  • Código de pedido 1ST040EH3F35I3VGBK
  • Revisão A0
  • IDs dos conteúdos das MDDS 795952800035

Informações de conformidade da marca

  • ECCN 5A002U
  • CCATS G178951
  • US HTS 8542390001

Informações sobre PCN

SRH1G

SRGP0

SRGNZ

SRGNY

SRGNX

SRGNW

SRGNV

SRGNM

SRGNL

SRH1N

SRGNK

SRH1M

SRH1L

SRH1K

SRH1J

SRK7X

SRK7Y

SRH1H

SRK7Z

SRGNU

SRGNT

SRGNS

SRGNR

SRGNQ

SRK80

SRGNP

SRK81

SRK82

SRGNN

SRK83

Drivers e software

Drivers e software mais recentes

Downloads disponíveis:
Todos

Nome

Data de introdução

Data em que o produto foi introduzido pela primeira vez.

Litografia

Litografia refere-se à tecnologia de semicondutor usada para fabricar um circuito integrado e é expressa em nanômetro (nm), que indica o tamanho dos recursos integrados ao semicondutor.

Elementos lógicos (LE)

Elementos lógicos (LEs) são as menores unidades de lógica na arquitetura Intel® FPGA. Os LEs são compactos e fornecem recursos avançados com uso lógico eficiente.

Módulos de lógica adaptativa (ALM)

O módulo de lógica adaptativa (ALM) é o bloco de construção lógico em dispositivos FPGA suportados, e foi projetado para maximizar o desempenho e a utilização. Cada ALM possui vários modos de operação diferentes, e pode implementar uma variedade de diferentes funções lógicas combinatórias e sequenciais.

Registros do Módulo de Lógica Adaptativa (ALM)

Os registros do ALM são aqueles bits de registro (flip-flop) contidos nos ALMs e utilizados para implementar lógica sequencial.

Circuitos de malha fechada por fase de E/S e Malha (PLLs)

PLLs de malha e E/S são utilizados para simplificar o design e a implementação das redes de clock na malha do Intel FPGA, e também as redes de clock associadas às células de E/S no dispositivo.

Memória máxima integrada

A capacidade total de todos os blocos de memória embarcados na malha programável do dispositivo Intel FPGA.

Blocos de processamento de sinal digital (DSP)

O bloco de processamento de sinal digital (DSP é o bloco de construção matemático em dispositivos Intel FPGA suportados e contém multiplicadores e acumuladores de alto desempenho para implementar uma variedade de funções de processamento de sinal digital.

Formato de Processamento de sinal digital (DSP)

Dependendo da família do dispositivo Intel FPGA, o bloco DPS suporta diferentes formatos, como ponto flutuante rígido, ponto fixo rígido, multiplicar e acumular, e apenas multiplicar.

Sistema de processador rígido (HPS)

O sistema de processador rígido (HPS) é um sistema de CPU rígido completo contido na malha do Intel FPGA.

Controladores de memória f[isica

Controladores de memória rígidos são utilizados para permitir sistemas de memória externa de alto desempenho conectados ao Intel FPGA. Um controlador de memória rígido economiza energia e recursos do FPGA em comparação ao controlador de memória equivalente, e suporta operação com frequências mais altas.

Interfaces de memória externa (EMIF)

Os protocolos de interface com memória externa suportados pelo dispositivo Intel FPGA.

Número máximo de E/S do usuário

O número máximo de pinos de E/S de uso geral no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Suporte para Padrões de E/S

Os padrões de interface de E/S de uso geral suportados pelo dispositivo Intel FPGA.

Pares máximos de LVDS

O número máximo de pares de LVDS que podem ser configurados no dispositivo FPGA, no maior pacote disponível. Consulte a documentação do dispositivo quanto aos números de pares de LVDS de recepção e transferência reais por tipo de pacote.

Máximo de transceptores de NRZ (Non-Return to Zero)

O número máximo de transceptores de NRZ no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Taxa de dados máxima de NRZ (Non-Return to Zero)

A taxa de dados máxima de NRZ suportada pelos transceptores de NRZ.
† A taxa de dados real pode ser mais baixa dependendo do nível de velocidade do transceptor.

Máximo de transceptores de modulação de amplitude de pulso (PAM4)

O número máximo de transceptores PAM4 no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Taxa de dados máxima de modulação de amplitude de pulso (PAM4)

A taxa de dados máxima de PAM4 suportada pelos transceptores PAM4.
† A taxa de dados real pode ser mais baixa dependendo do nível de velocidade do transceptor.

IP Definitiva do Protocolo do transceptor

Propriedade intelectual rígida disponível no dispositivo Intel FPGA para suportar os transceptores seriais de alta velocidade. O IP rígido do protocolo do transceptor economiza energia e recursos do FPGA em comparação com o IP equivalente, e simplifica a implementação do protocolo serial.

Hiper-registros

Os Hyper-Registers são bits de registro adicionais (flip-flops), localizados na interconexão de algumas famílias de dispositivos Intel FPGA, permitindo reprogramação e desenvolvimento da interconexão para habilitar frequências de clock mais altas na malha FPGA.

Segurança do fluxo de bits do FPGA

Dependendo da família de dispositivos Intel® FPGA, vários recursos de segurança estão disponíveis para impedir a cópia do fluxo de bits do cliente e detectar tentativas de manipular o dispositivo durante a operação.

Opções de encapsulamento

Dispositivos Intel FPGA estão disponíveis em diferentes tamanhos de pacotes, com diferentes números de E/S e transceptores, para atender aos requisitos de sistema do cliente.