FPGA Stratix® V 5SEEB

Especificações

Especificações de E/S

Especificações de encapsulamento

Informações complementares

Pedidos e conformidade

Informações sobre especificações e pedidos

Stratix® V 5SEEB FPGA 5SEEBF45C2G

  • MM# 99A1J6
  • Código de especificação SRJHJ
  • Código de pedido 5SEEBF45C2G
  • Revisão A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • IDs dos conteúdos das MDDS 725303

Stratix® V 5SEEB FPGA 5SEEBF45C3G

  • MM# 99A1J8
  • Código de especificação SRJHL
  • Código de pedido 5SEEBF45C3G
  • Revisão A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • IDs dos conteúdos das MDDS 725389

Stratix® V 5SEEB FPGA 5SEEBF45C4G

  • MM# 99A1J9
  • Código de especificação SRJHM
  • Código de pedido 5SEEBF45C4G
  • Revisão A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • IDs dos conteúdos das MDDS 725202

Stratix® V 5SEEB FPGA 5SEEBF45I2G

  • MM# 99A1JA
  • Código de especificação SRJHN
  • Código de pedido 5SEEBF45I2G
  • Revisão A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • IDs dos conteúdos das MDDS 725107

Stratix® V 5SEEB FPGA 5SEEBF45I3G

  • MM# 99A1JD
  • Código de especificação SRJHQ
  • Código de pedido 5SEEBF45I3G
  • Revisão A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • IDs dos conteúdos das MDDS 725548

Stratix® V 5SEEB FPGA 5SEEBF45I4G

  • MM# 99A1JH
  • Código de especificação SRJHS
  • Código de pedido 5SEEBF45I4G
  • Revisão A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • IDs dos conteúdos das MDDS 725812

Obsoletado e fora de linha

Stratix® V 5SEEB FPGA 5SEEBF45C4N

  • MM# 969142
  • Código de especificação SR7P1
  • Código de pedido 5SEEBF45C4N
  • Revisão A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • IDs dos conteúdos das MDDS 692605

Stratix® V 5SEEB FPGA 5SEEBF45I2L

  • MM# 969143
  • Código de especificação SR7P2
  • Código de pedido 5SEEBF45I2L
  • Revisão A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • IDs dos conteúdos das MDDS 701241

Stratix® V 5SEEB FPGA 5SEEBH40C3N

  • MM# 969145
  • Código de especificação SR7P4
  • Código de pedido 5SEEBH40C3N
  • Revisão A1
  • ECCN 3A991
  • CCATS NA
  • IDs dos conteúdos das MDDS 691527

Stratix® V 5SEEB FPGA 5SEEBF45C2LN

  • MM# 969760
  • Código de especificação SR866
  • Código de pedido 5SEEBF45C2LN
  • Revisão A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • IDs dos conteúdos das MDDS 702711

Stratix® V 5SEEB FPGA 5SEEBF45I3NYY

  • MM# 969761
  • Código de especificação SR867
  • Código de pedido 5SEEBF45I3NYY
  • Revisão A1
  • ECCN 3A001.A.7.A
  • CCATS G171972
  • IDs dos conteúdos das MDDS 700715

Stratix® V 5SEEB FPGA 5SEEBH40I2L

  • MM# 970661
  • Código de especificação SR8W8
  • Código de pedido 5SEEBH40I2L
  • Revisão A1
  • ECCN 3A991
  • CCATS NA
  • IDs dos conteúdos das MDDS 700103

Stratix® V 5SEEB FPGA 5SEEBH40I3L

  • MM# 970662
  • Código de especificação SR8W9
  • Código de pedido 5SEEBH40I3L
  • Revisão A1
  • ECCN 3A991
  • CCATS NA
  • IDs dos conteúdos das MDDS 696258

Informações de conformidade da marca

  • ECCN Pode variar de acordo com o produto
  • CCATS Pode variar de acordo com o produto
  • US HTS 8542390001

Informações sobre PCN

SRJHM

SRJHN

SR7P4

SR8W9

SRJHQ

SR7P2

SR867

SR8W8

SR7P1

SR866

SRJHS

SRJHJ

SRJHL

Drivers e software

Drivers e software mais recentes

Downloads disponíveis:
Todos

Nome

Data de introdução

Data em que o produto foi introduzido pela primeira vez.

Litografia

Litografia refere-se à tecnologia de semicondutor usada para fabricar um circuito integrado e é expressa em nanômetro (nm), que indica o tamanho dos recursos integrados ao semicondutor.

Elementos lógicos (LE)

Elementos lógicos (LEs) são as menores unidades de lógica na arquitetura Intel® FPGA. Os LEs são compactos e fornecem recursos avançados com uso lógico eficiente.

Módulos de lógica adaptativa (ALM)

O módulo de lógica adaptativa (ALM) é o bloco de construção lógico em dispositivos FPGA suportados, e foi projetado para maximizar o desempenho e a utilização. Cada ALM possui vários modos de operação diferentes, e pode implementar uma variedade de diferentes funções lógicas combinatórias e sequenciais.

Registros do Módulo de Lógica Adaptativa (ALM)

Os registros do ALM são aqueles bits de registro (flip-flop) contidos nos ALMs e utilizados para implementar lógica sequencial.

Circuitos de malha fechada por fase de E/S e Malha (PLLs)

PLLs de malha e E/S são utilizados para simplificar o design e a implementação das redes de clock na malha do Intel FPGA, e também as redes de clock associadas às células de E/S no dispositivo.

Memória máxima integrada

A capacidade total de todos os blocos de memória embarcados na malha programável do dispositivo Intel FPGA.

Blocos de processamento de sinal digital (DSP)

O bloco de processamento de sinal digital (DSP é o bloco de construção matemático em dispositivos Intel FPGA suportados e contém multiplicadores e acumuladores de alto desempenho para implementar uma variedade de funções de processamento de sinal digital.

Formato de Processamento de sinal digital (DSP)

Dependendo da família do dispositivo Intel FPGA, o bloco DPS suporta diferentes formatos, como ponto flutuante rígido, ponto fixo rígido, multiplicar e acumular, e apenas multiplicar.

Controladores de memória f[isica

Controladores de memória rígidos são utilizados para permitir sistemas de memória externa de alto desempenho conectados ao Intel FPGA. Um controlador de memória rígido economiza energia e recursos do FPGA em comparação ao controlador de memória equivalente, e suporta operação com frequências mais altas.

Interfaces de memória externa (EMIF)

Os protocolos de interface com memória externa suportados pelo dispositivo Intel FPGA.

Número máximo de E/S do usuário

O número máximo de pinos de E/S de uso geral no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Suporte para Padrões de E/S

Os padrões de interface de E/S de uso geral suportados pelo dispositivo Intel FPGA.

Pares máximos de LVDS

O número máximo de pares de LVDS que podem ser configurados no dispositivo FPGA, no maior pacote disponível. Consulte a documentação do dispositivo quanto aos números de pares de LVDS de recepção e transferência reais por tipo de pacote.

Opções de encapsulamento

Dispositivos Intel FPGA estão disponíveis em diferentes tamanhos de pacotes, com diferentes números de E/S e transceptores, para atender aos requisitos de sistema do cliente.