Intel Agilex® 7 FPGA I-Series 022

R31A

Especificações

Especificações de E/S

Tecnologias avançadas

Especificações de encapsulamento

Informações complementares

Pedidos e conformidade

Informações sobre especificações e pedidos

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A2E3V

  • MM# 99C6C2
  • Código de especificação SRMF0
  • Código de pedido AGIB022R31A2E3V
  • Revisão A5
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A2I3V

  • MM# 99C6C5
  • Código de especificação SRMF3
  • Código de pedido AGIB022R31A2I3V
  • Revisão A5
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A3E3V

  • MM# 99C6CR
  • Código de especificação SRMFF
  • Código de pedido AGIB022R31A3E3V
  • Revisão A5
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A3I3V

  • MM# 99C6CT
  • Código de especificação SRMFG
  • Código de pedido AGIB022R31A3I3V
  • Revisão A5
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A1E1VB

  • MM# 99C7WD
  • Código de especificação SRMKY
  • Código de pedido AGIB022R31A1E1VB
  • Revisão A2
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A2E1VB

  • MM# 99C7WT
  • Código de especificação SRMKZ
  • Código de pedido AGIB022R31A2E1VB
  • Revisão A2
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A1E2VB

  • MM# 99C7WV
  • Código de especificação SRML0
  • Código de pedido AGIB022R31A1E2VB
  • Revisão A2
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A2E2VB

  • MM# 99C7WW
  • Código de especificação SRML1
  • Código de pedido AGIB022R31A2E2VB
  • Revisão A2
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A1I1VB

  • MM# 99C7X4
  • Código de especificação SRML2
  • Código de pedido AGIB022R31A1I1VB
  • Revisão A2
  • IDs dos conteúdos das MDDS 798932807211810642

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A2I1VB

  • MM# 99C7X5
  • Código de especificação SRML3
  • Código de pedido AGIB022R31A2I1VB
  • Revisão A2
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A1I2VB

  • MM# 99C7X7
  • Código de especificação SRML4
  • Código de pedido AGIB022R31A1I2VB
  • Revisão A2
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A2I2VB

  • MM# 99C7X8
  • Código de especificação SRML5
  • Código de pedido AGIB022R31A2I2VB
  • Revisão A2
  • IDs dos conteúdos das MDDS 789182

Obsoletado e fora de linha

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A1I2V

  • MM# 99C6AK
  • Código de especificação SRMEX
  • Código de pedido AGIB022R31A1I2V
  • Revisão A5
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A2E1V

  • MM# 99C6AL
  • Código de especificação SRMEY
  • Código de pedido AGIB022R31A2E1V
  • Revisão A5
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A2E2V

  • MM# 99C6C1
  • Código de especificação SRMEZ
  • Código de pedido AGIB022R31A2E2V
  • Revisão A5
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A2I1V

  • MM# 99C6C3
  • Código de especificação SRMF1
  • Código de pedido AGIB022R31A2I1V
  • Revisão A5
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A2I2V

  • MM# 99C6C4
  • Código de especificação SRMF2
  • Código de pedido AGIB022R31A2I2V
  • Revisão A5
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A1E1V

  • MM# 99C6C6
  • Código de especificação SRMF4
  • Código de pedido AGIB022R31A1E1V
  • Revisão A5
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A1E2V

  • MM# 99CDWR
  • Código de especificação SRN0M
  • Código de pedido AGIB022R31A1E2V
  • Revisão A5
  • IDs dos conteúdos das MDDS 789182

Intel Agilex® 7 FPGA I-Series 022 (R31A) AGIB022R31A1I1V

  • MM# 99CDWT
  • Código de especificação SRN0N
  • Código de pedido AGIB022R31A1I1V
  • Revisão A5
  • IDs dos conteúdos das MDDS 789182

Informações de conformidade da marca

  • ECCN 5A002U
  • CCATS G178951
  • US HTS 8542390001

Informações sobre PCN

SRMF0

SRMF1

SRMF2

SRMF3

SRMF4

SRMKY

SRMKZ

SRML0

SRML1

SRML2

SRML3

SRML4

SRML5

SRMFF

SRMFG

SRMEX

SRMEY

SRMEZ

Drivers e software

Drivers e software mais recentes

Downloads disponíveis:
Todos

Nome

Data de introdução

Data em que o produto foi introduzido pela primeira vez.

Litografia

Litografia refere-se à tecnologia de semicondutor usada para fabricar um circuito integrado e é expressa em nanômetro (nm), que indica o tamanho dos recursos integrados ao semicondutor.

Elementos lógicos (LE)

Elementos lógicos (LEs) são as menores unidades de lógica na arquitetura Intel® FPGA. Os LEs são compactos e fornecem recursos avançados com uso lógico eficiente.

Módulos de lógica adaptativa (ALM)

O módulo de lógica adaptativa (ALM) é o bloco de construção lógico em dispositivos FPGA suportados, e foi projetado para maximizar o desempenho e a utilização. Cada ALM possui vários modos de operação diferentes, e pode implementar uma variedade de diferentes funções lógicas combinatórias e sequenciais.

Registros do Módulo de Lógica Adaptativa (ALM)

Os registros do ALM são aqueles bits de registro (flip-flop) contidos nos ALMs e utilizados para implementar lógica sequencial.

Circuitos de malha fechada por fase de E/S e Malha (PLLs)

PLLs de malha e E/S são utilizados para simplificar o design e a implementação das redes de clock na malha do Intel FPGA, e também as redes de clock associadas às células de E/S no dispositivo.

Memória máxima integrada

A capacidade total de todos os blocos de memória embarcados na malha programável do dispositivo Intel FPGA.

Blocos de processamento de sinal digital (DSP)

O bloco de processamento de sinal digital (DSP é o bloco de construção matemático em dispositivos Intel FPGA suportados e contém multiplicadores e acumuladores de alto desempenho para implementar uma variedade de funções de processamento de sinal digital.

Formato de Processamento de sinal digital (DSP)

Dependendo da família do dispositivo Intel FPGA, o bloco DPS suporta diferentes formatos, como ponto flutuante rígido, ponto fixo rígido, multiplicar e acumular, e apenas multiplicar.

Sistema de processador rígido (HPS)

O sistema de processador rígido (HPS) é um sistema de CPU rígido completo contido na malha do Intel FPGA.

Controladores de memória f[isica

Controladores de memória rígidos são utilizados para permitir sistemas de memória externa de alto desempenho conectados ao Intel FPGA. Um controlador de memória rígido economiza energia e recursos do FPGA em comparação ao controlador de memória equivalente, e suporta operação com frequências mais altas.

Interfaces de memória externa (EMIF)

Os protocolos de interface com memória externa suportados pelo dispositivo Intel FPGA.

Número máximo de E/S do usuário

O número máximo de pinos de E/S de uso geral no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Suporte para Padrões de E/S

Os padrões de interface de E/S de uso geral suportados pelo dispositivo Intel FPGA.

Pares máximos de LVDS

O número máximo de pares de LVDS que podem ser configurados no dispositivo FPGA, no maior pacote disponível. Consulte a documentação do dispositivo quanto aos números de pares de LVDS de recepção e transferência reais por tipo de pacote.

Máximo de transceptores de NRZ (Non-Return to Zero)

O número máximo de transceptores de NRZ no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Taxa de dados máxima de NRZ (Non-Return to Zero)

A taxa de dados máxima de NRZ suportada pelos transceptores de NRZ.
† A taxa de dados real pode ser mais baixa dependendo do nível de velocidade do transceptor.

Máximo de transceptores de modulação de amplitude de pulso (PAM4)

O número máximo de transceptores PAM4 no dispositivo Intel FPGA, no maior pacote disponível.
† O número real pode ser menor dependendo do pacote.

Taxa de dados máxima de modulação de amplitude de pulso (PAM4)

A taxa de dados máxima de PAM4 suportada pelos transceptores PAM4.
† A taxa de dados real pode ser mais baixa dependendo do nível de velocidade do transceptor.

IP Definitiva do Protocolo do transceptor

Propriedade intelectual rígida disponível no dispositivo Intel FPGA para suportar os transceptores seriais de alta velocidade. O IP rígido do protocolo do transceptor economiza energia e recursos do FPGA em comparação com o IP equivalente, e simplifica a implementação do protocolo serial.

Hiper-registros

Os Hyper-Registers são bits de registro adicionais (flip-flops), localizados na interconexão de algumas famílias de dispositivos Intel FPGA, permitindo reprogramação e desenvolvimento da interconexão para habilitar frequências de clock mais altas na malha FPGA.

Segurança do fluxo de bits do FPGA

Dependendo da família de dispositivos Intel® FPGA, vários recursos de segurança estão disponíveis para impedir a cópia do fluxo de bits do cliente e detectar tentativas de manipular o dispositivo durante a operação.

Opções de encapsulamento

Dispositivos Intel FPGA estão disponíveis em diferentes tamanhos de pacotes, com diferentes números de E/S e transceptores, para atender aos requisitos de sistema do cliente.