O que há de novo: O Grupo de Soluções Programáveis da Intel anunciou hoje que o Intel Agilex® 7 com chip Tile R está enviando dispositivos qualificados para produção em volume, trazendo aos clientes o primeiro FPGA com recursos PCIe 5.0 e CXL e o único FPGA de propriedade intelectual (IP) rígido que suporta essas interfaces.
"Os clientes estão exigindo tecnologia de ponta que ofereça a escalabilidade e a personalização necessárias não apenas para gerenciar com eficiência as cargas de trabalho atuais, mas também para dinamizar recursos e funções à medida que suas necessidades evoluem. Nossos produtos Agilex oferecem a inovação programável com a velocidade, a potência e os recursos de que nossos clientes precisam, ao mesmo tempo, em que proporcionam flexibilidade e resiliência para o futuro. Por exemplo, os clientes estão aproveitando o R-Tile, com PCIe Gen 5 e CXL, para acelerar o software e a análise de dados, reduzindo o tempo de processamento de horas para minutos."
Por que isso importa: Diante das restrições de tempo, orçamento e energia, as organizações de todos os setores, incluindo data center, telecomunicações e serviços financeiros, recorrem aos FPGAs como soluções flexíveis, programáveis e eficientes. Usando o Agilex 7 com o R-Tile, os clientes podem conectar perfeitamente seus FPGAs a processadores, como os processadores Intel® Xeon® Scalable de 4ª geração, com as interfaces de processador de maior largura de banda para acelerar as cargas de trabalho de data center e computação de alto desempenho (HPC). A arquitetura configurável e dimensionável do Agilex 7 permite que os clientes implementem rapidamente uma tecnologia personalizada - em escala com velocidades de hardware baseadas em suas necessidades específicas - para reduzir os custos gerais de projeto e os processos de desenvolvimento, além de agilizar a execução para obter o desempenho ideal do data center.
Como funciona: Os FPGAs Agilex 7 com o chiplet R-Tile oferecem recursos de tecnologia de ponta com largura de banda PCIe 5.0 duas vezes mais rápida, bem como largura de banda CXL quatro vezes maior por porta, em comparação com outros produtos FPGA da concorrência. De acordo com um artigo branco da Meta e da Universidade de Michigan, a adição de FPGAs com memória CXL a servidores baseados em Xeon de 4ª geração, usando o posicionamento eficiente de página do TPP (transparent page placement), melhora o desempenho do Linux em até 18%. Além disso, a UnifabriX demonstrou seu nó de memória inteligente habilitado para CXL em vários benchmarks de desempenho, com um deles mostrando um aumento de 28% na pontuação do benchmark HPCG (gradiente conjugado de alto desempenho) ao utilizar duas vezes mais núcleos Xeon de 4ª geração para cargas de trabalho de HPC.
Mais contexto: Para saber mais sobre o produto ou como comprar, consulte o blog para obter mais detalhes.