Coleção de produtos
Status
Launched
Data de introdução
Q1'18
Litografia
14 nm

Recursos

Elementos lógicos (LE)
1325000
Módulos de lógica adaptativa (ALM)
449280
Registros do Módulo de Lógica Adaptativa (ALM)
1797120
Circuitos de malha fechada por fase de E/S e Malha (PLLs)
16
Memória máxima integrada
114 Mb
Blocos de processamento de sinal digital (DSP)
2592
Formato de Processamento de sinal digital (DSP)
Multiply and Accumulate, Variable Precision, Fixed Point (hard IP), Floating Point (hard IP)
Sistema de processador rígido (HPS)
Quad-core 64-bit ARM* Cortex*-A53
Controladores de memória f[isica
Sim
Interfaces de memória externa (EMIF)
DDR4, DDR3, DDR2, DDR, QDR II, QDR II+, RLDRAM II, RLDRAM 3, HMC, MoSys

Especificações de E/S

Número máximo de E/S do usuário
440
Suporte para Padrões de E/S
3.0 V to 3.3 V LVTTL, 1.2 V to 3.3V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL
Pares máximos de LVDS
216
Máximo de transceptores de NRZ (Non-Return to Zero)
72
Taxa de dados máxima de NRZ (Non-Return to Zero)
28.9 Gbps
Máximo de transceptores de modulação de amplitude de pulso (PAM4)
24
Taxa de dados máxima de modulação de amplitude de pulso (PAM4)
57.8 Gbps
IP Definitiva do Protocolo do transceptor
PCIe Gen3, 10/25/100G Ethernet

Tecnologias avançadas

Hiper-registros
Sim
Segurança do fluxo de bits do FPGA
Sim

Especificações de encapsulamento

Opções de encapsulamento
F1760, F2397

Informações complementares

URL de informações adicionais