Status
Launched
Data de introdução
Q2'19
Litografia
10 nm

Recursos

Elementos lógicos (LE)
2308080
Módulos de lógica adaptativa (ALM)
782400
Registros do Módulo de Lógica Adaptativa (ALM)
3129600
Circuitos de malha fechada por fase de E/S e Malha (PLLs)
15
Memória máxima integrada
246 Mb
Blocos de processamento de sinal digital (DSP)
1640
Formato de Processamento de sinal digital (DSP)
Fixed Point (hard IP), Floating Point (hard IP), Multiply, Multiply and Accumulate, Variable Precision
Sistema de processador rígido (HPS)
Quad-core 64 bit Arm* Cortex*-A53
Blocos criptográficos rígidos
2
Controladores de memória f[isica
Sim
Interfaces de memória externa (EMIF)
DDR4, QDR IV

Especificações de E/S

Número máximo de E/S do usuário
480
Suporte para Padrões de E/S
1.2 V LVCMOS, 1.8 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, True Differential Signaling
Pares máximos de LVDS
240
Máximo de transceptores de NRZ (Non-Return to Zero)
24
Taxa de dados máxima de NRZ (Non-Return to Zero)
28.9 Gbps
Máximo de transceptores de modulação de amplitude de pulso (PAM4)
12
Taxa de dados máxima de modulação de amplitude de pulso (PAM4)
57.8 Gbps
IP Definitiva do Protocolo do transceptor
PCIe Gen4, 10/25/100G Ethernet

Tecnologias avançadas

Hiper-registros
Sim
Segurança do fluxo de bits do FPGA
Sim

Especificações de encapsulamento

Opções de encapsulamento
R2581A

Informações complementares