Intel® FPGA exemplos de projeto
Os exemplos de design da Intel® oferecem soluções eficientes para desafios comuns de projeto. Esses designs podem ser usados como ponto de partida para o desenvolvimento com seu sistema exclusivo e estão disponíveis usando muitas funções, como filtros, funções aritméticas, detecção/correção de erros, modulação/demodulação e processamento de vídeo e imagem.
Exemplos de design também estão disponíveis na Loja de design para intel® FPGAs e RocketBoards.org.
A Intel oferece uma variedade de amostras de projeto prontas para uso, como os exemplos de projeto de protocolos de interface para oferecer soluções eficientes para sua aplicação.
Descubra arquivos de download, requisitos do sistema e informações de suporte para a interoperabilidade de Serial RapidIO (SRIO) com projeto de referência de TI DSP 6482.
Pesquise a coleção de conteúdo da Intel com guias de desenvolvimento, treinamento, downloads de software e kits de software para FPGA SDK para OpenCL.
Exemplos de intel® Design Entry/Tool oferecem soluções eficientes para desafios comuns de projeto
Saiba mais sobre como executar uma simulação com o recurso Quartus II NativeLink usando as duas etapas a seguir neste exemplo da equipe de suporte da Intel.
Descubra arquivos de download, requisitos do sistema e informações de suporte para a FPGA de segurança de design usando um design de referência de dispositivo de memória segura.
Descubra arquivos de download, requisitos do sistema e recursos para o design de referência serial RapidIO para TI 6482 DSP neste guia da equipe de suporte da Intel.
6/12/2023
Ram de porta dupla VHDL : VHDL de ram de dupla porta verdadeira com exemplo de clock único | Intel
Este exemplo descreve um design de RAM de 64 bits x 8 bits síncrono e verdadeiro de porta dupla com qualquer combinação de operações de leitura ou gravação independentes no mesmo ciclo de clock em VHDL.
Este exemplo descreve um design de RAM síncrona de 64 bits x 8 bits com diferentes endereços de leitura e gravação em VHDL. Saiba mais sobre o design síncrono da Intel.
Este exemplo de design de registro de deslocamento VHDL 1x64 descreve um registro de deslocamento longo de 64 bits de largura de bit único em VHDL. Saiba mais sobre este design com a Intel.
Este exemplo descreve um design de RAM de 64 bits x 8 bits com endereços comuns de leitura e gravação em VHDL. Saiba mais sobre este design com a Intel.
Este exemplo descreve uma árvore adder binária de 16 bits em VHDL. Dispositivos com tabelas de pesquisa de 4 entradas em elementos lógicos (LEs) podem melhorar o desempenho com uma estrutura de árvore de forragem binária.
O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.