JESD204B/JESD204C Intel® FPGA IP Core – Centro de suporte
O centro de suporte principal JESD204B/Intel® FPGA IP C fornece informações sobre como selecionar, projetar e implementar links JESD204B/C. Há também diretrizes sobre como criar seu sistema e depurar os links JESD204B/C. Esta página é organizada em categorias que se alinham com um fluxo de projeto de sistema JESD204B/C do início ao fim.
Obtenha recursos de suporte para Intel Agilex® 7, Intel® Stratix® 10, Intel Arria® 10 e Intel Cyclone® 10 dispositivos a partir das páginas abaixo. Para outros dispositivos, pesquise nos seguintes links: Arquivo de documentação , cursos de treinamento, vídeos e webcasts, exemplos de projeto e base de conhecimento.
Começando
1. Seleção de dispositivos e IP
Qual Intel® FPGA família devo usar?
Tabela 1 - Desempenho Intel® FPGA IP core JESD204B
Taxa de | velocidade da família de dispositivos PMA FPGA | grau | de velocidade da malhaDo | clock do link fMAX (MHz) | |
---|---|---|---|---|---|
Habilitar HARD PCS (Gbps) | Habilite o Soft PCS (Gbps) 1 | ||||
® Intel Agilex 7 (F-Tile) | 1 | -1 | Não suportado | 2.0 a 20.0 | data_rate/40 |
-2 | Não suportado | 2.0 a 19.2 | data_rate/40 | ||
2 | -2 | Não suportado | 2.0 a 19.2 | data_rate/40 | |
-3 | Não suportado | 1,0 a 16,7 | data_rate/40 | ||
3 | -3 | Não suportado | 2.0 a 16.7 | data_rate/40 | |
® Intel Agilex 7 (E-Tile) | 2 | -2 | Não suportado | 2.0 a 17.4 | data_rate/40 |
3 | -2 | Não suportado | 2.0 a 17.4 | data_rate/40 | |
-3 | Não suportado | 2.0 a 16.0 | data_rate/40 | ||
Intel® Stratix® 10 (L-Tile e H-Tile) | 1 | 1 | 2.0 a 12.0 | 2.0 a 16.02 | data_rate/40 |
2 | 2.0 a 12.0 | 2.0 a 14.0 | data_rate/40 | ||
2 | 1 | 2.0 a 9.83 | 2.0 a 16.02 | data_rate/40 | |
2 | 2.0 a 9.83 | 2.0 a 14.0 | data_rate/40 | ||
3 | 1 | 2.0 a 9.83 | 2.0 a 16.02 | data_rate/40 | |
2 | 2.0 a 9.83 | 2.0 a 14.0 | data_rate/40 | ||
3 | 2.0 a 9.83 | 2.0 a 13.0 | data_rate/40 | ||
Intel® Stratix® 10 (E-Tile) | 1 | 1 | Não suportado | 2.0 a 16.02 | data_rate/40 |
2 | Não suportado | 2.0 a 14.0 | data_rate/40 | ||
2 | 1 | Não suportado | 2.0 a 16.02 | data_rate/40 | |
2 | Não suportado | 2.0 a 14.0 | data_rate/40 | ||
3 | 3 | Não suportado | 2.0 a 13.0 | data_rate/40 | |
Intel® Arria® 10 | 1 | 1 | 2.0 a 12.0 | 2.0 a 15.0 2 3 | taxa de dados/40 |
2 | 1 | 2.0 a 12.0 | 2.0 a 15.0 2 3 | taxa de dados/40 | |
2 | 2.0 a 9.83 | 2.0 a 15.0 2 3 | taxa de dados/40 | ||
3 | 1 | 2.0 a 12.0 | 2.0 a 14.2 2 4 | taxa de dados/40 | |
2 | 2.0 a 9.83 | 2.0 a 14.2 2 5 | taxa de dados/40 | ||
4 | 3 | 2.0 a 8.83 | 2.0 a 12.56 | taxa de dados/40 | |
Intel® Cyclone® 10 GX | <A velocidade suportada> | <A velocidade suportada> | 2.0 a 6.25 | 2.0 a 6.25 | taxa de dados/40 |
Tabela 2 - Desempenho Intel® FPGA IP JESD204C
Taxa de | velocidade da família de dispositivos PMA FPGA | grau | de velocidade da malhaDo | clock do link fMAX (MHz) | |
---|---|---|---|---|---|
Habilitar HARD PCS (Gbps) | Habilitar PCS macios (Gbps) | ||||
® Intel Agilex 7 (F-Tile) | 1 | -1 | Não suportado | 5 a 32.44032 | data_rate/40 |
-2 | Não suportado | 5 a 32.44032* | data_rate/40 | ||
2 | -1 | Não suportado | 5 a 28.8948* | data_rate/40 | |
-2 | Não suportado | 5 a 28.8948* | data_rate/40 | ||
-3 | Não suportado | 5 a 24.33024 | data_rate/40 | ||
3 | -3 | Não suportado | 5 a 17.4 | data_rate/40 | |
® Intel Agilex 7 (E-Tile) | 1 | -1 | Não suportado | 5 a 28,9 | data_rate/40 |
2 | -2 | Não suportado | 5 a 28.3 | data_rate/40 | |
-3 | Não suportado | 5 a 25,6 | data_rate/40 | ||
3 | -2 | Não suportado | 5 a 17.4 | data_rate/40 | |
-3 | Não suportado | 5 a 17.4 | data_rate/40 | ||
Intel® Stratix® 10 (E-Tile) | 1 | -1 | Não suportado | 5 a 28,9 | data_rate/40 |
-2 | Não suportado | 5 a 25,6 | data_rate/40 | ||
2 | -1 | Não suportado | 5 a 28.3 | data_rate/40 | |
-2 | Não suportado | 5 a 25,6 | data_rate/40 | ||
3 | -1 | Não suportado | 5 a 17.4 | data_rate/40 | |
-2 | Não suportado | 5 a 17.4 | data_rate/40 | ||
-3 | Não suportado | 5 a 17.4 | data_rate/40 |
1. Selecione Habilitar PCS macios para atingir a taxa de dados máxima. Para o núcleo IP TX, habilitar PCS macios incorre em um aumento adicional de 3 a 8% na utilização de recursos. Para o núcleo IP RX, habilitar PCS macios incorre em um aumento adicional de 10 a 20% na utilização de recursos.
2. Consulte a ficha técnica do dispositivo Intel Arria 10 e Intel Stratix 10 para obter a taxa máxima de dados suportada entre as categorias de velocidade do transceptor e as condições operacionais da fonte de alimentação do transceptor.
3. Ao usar o modo Soft PCS a 15,0 Gbps, a margem de tempo é muito limitada. Você é aconselhado a habilitar alto esforço de ajuste, registrar duplicação e registrar retiming para melhorar o desempenho do tempo.
4. Para Intel Arria 10 GX 160, SX 160, GX 220 e SX 220, a taxa de dados suportada é de até 12,288 Gbps.
5. Para Intel Arria 10 GX 160, SX 160, GX 220 e SX 220, a taxa de dados suportada é de 11,0 Gbps.
6. Para Intel Arria 10 GX 160, SX 160, GX 220 e SX 220, a taxa de dados suportada é de 10,0 Gbps.
2. Fluxo de projeto e integração de IP
Onde encontro informações sobre integração de IP?
® Intel Agilex 7 dispositivos
- AN 901: implementação de design de link duplo analógico para digital® com Intel Agilex 7 FPGA E-Tile JESD204C RX IP
- AN 967: Sincronização múltipla de dispositivos no sistema de matriz digital phased
Intel® Stratix® 10 dispositivos
- AN804: implementação de designs multi-link sincronizados ADC com Intel Stratix 10 JESD204B RX IP Core
- AN804: implementação de designs multi-link ADC não sincronizados com Intel Stratix 10 JESD204B RX IP Core
® Intel Arria 10 dispositivos
- AN803: implementação de designs de multi-link sincronizados ADC com Intel Arria 10 JESD204B RX IP Core
- AN803: implementação de projetos de multi link ADC não sincronizados com Intel Arria 10 JESD204B RX IP Core
- UM 814: Intel Arria 10 Dois núcleos IP de 18 vias x8 JESD204B (Duplex) - Design de referência de sincronização de múltiplos dispositivos
3. Design da placa e gerenciamento de energia
Diretrizes de conexão de pinos
® Intel Agilex 7 dispositivos
Intel® Stratix® 10 dispositivos
Intel® Arria® 10 dispositivos
Intel® Cyclone® 10 dispositivos
Revisão esquemática
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
Diretrizes de projeto da placa
- ® Intel Agilex 7 diretrizes de design de integridade de sinal de interface serial de alta velocidade da família de dispositivos
- AN 886: Intel Agilex® 7 diretrizes de projeto de dispositivos
- AN 766: Intel® Stratix® 10 dispositivos, diretriz de design de layout de interface de sinal de alta velocidade
- AN 613: Considerações sobre o design do PCB Stackup para a Intel FPGAs
- AN 114: Diretrizes de projeto da placa para pacotes de dispositivos programáveis Intel®
- Soluções de diretrizes de projeto de placa
- Teste de layout da placa
Gerenciamento de energia
- ® Intel Agilex 7 guias de usuário de gerenciamento de energia
- UM 910: Intel Agilex® 7 diretrizes de projeto de rede de distribuição de energia
- Estimador de energia inicial (EPE) e analisador de energia
- UM 750: usando a ferramenta Intel® FPGA PDN para otimizar o design da sua rede de entrega de energia
- Guia do usuário da ferramenta rede de entrega de energia (PDN) específica para dispositivos
Gerenciamento de energia térmica
® Intel Agilex 7 dispositivos
Intel® Stratix® 10 dispositivos
Sequenciamento de energia
® Intel Agilex 7, Intel® Stratix® 10, Intel® Cyclone® 10 e Intel® Arria® 10 dispositivos
4. Testes de interoperabilidade e padrões
Relatórios de verificação de hardware JESD204B Intel FPGA IP hardware
® Intel Agilex 7 dispositivos
- UM 976: Relatório de interoperabilidade DAC JESD204C Intel® FPGA IP e ADI AD9081 MxFE* DAC para dispositivos de Intel Agilex® 7 F-Tile
- UM 876: Relatório de interoperabilidade ADC JESD204C Intel® FPGA IP e ADI AD9081 MxFE* para dispositivos Intel® Agilex™ F-Tile
- UM 960: Relatório de interoperabilidade de ADC JESD204C Intel® FPGA IP e ADI AD9081 MxFE* para Intel Agilex® 7 dispositivos E-Tile
Intel® Stratix® 10 dispositivos
JESD204B
- UM 905: Relatório de interoperabilidade Intel® FPGA IP JESD204B e ADI AD9213 para Intel Stratix® 10 dispositivos
- UM 915: Relatório de interoperabilidade Intel® FPGA IP JESD204B e ADI AD9208 para Intel Stratix® 10 dispositivos E-Tile
- UM 890: Relatório de interoperabilidade de Intel® FPGA IP JESD204B e ADI AD9174 para dispositivos Intel Stratix® 10 L-Tile
- UM 823: Intel FPGA JESD204B IP Core e relatório de verificação de hardware ADI AD9625 para Intel Stratix 10 dispositivos
- UM relatório de verificação de hardware 832: Intel FPGA JESD204B IP Core e ADI AD9208 para Intel Stratix 10 dispositivos
- AN 833: Design de referência de interoperabilidade Stratix Intel® Stratix 10® GX de 16 vias RX JESD204B-ADC12DJ3200
JESD204C
- UM 909: Relatório de interoperabilidade jesd204C Intel® FPGA IP e TI ADC12DJ5200RF para Intel® Stratix® 10 dispositivos
- UM 916: Relatório de interoperabilidade JESD204C Intel® FPGA IP e ADI AD9081/AD9082 MxFE* para Intel® Stratix® 10 dispositivos E-Tile
- UM 927: Relatório de interoperabilidade ADC JESD204C Intel® FPGA IP e ADI AD9081 MxFE* para Intel® Stratix® 10 dispositivos E-Tile
- UM 949: RELATÓRIO de interoperabilidade DAC JESD204C Intel® FPGA IP e ADI AD9081 MxFE* DAC para Intel® Stratix® 10 dispositivos E-Tile
Intel® Arria® 10 dispositivos
- UM 710: Intel FPGA função JESD204B MegaCore e relatório de verificação de hardware ADI AD9680
- UM 712: Intel FPGA função JESD204B MegaCore e relatório de verificação de hardware ADI AD9625
- UM 749: relatório de verificação de hardware Intel FPGA JESD204B IP e ADI AD9144
- UM 753: relatório de verificação de hardware Intel FPGA JESD204B IP e ADI AD6676
- UM 779: Intel FPGA jesd204B ip core e relatório de verificação de hardware ADI AD9691
- UM 785: Intel FPGA relatório de verificação de hardware JESD204B IP Core e ADI AD9162
- UM 792: relatório de verificação de hardware Intel FPGA JESD204B IP e ADI AD9371
- UM 810: Intel FPGA JESD204B IP Core e relatório de verificação de hardware ADI AD9208
5. Exemplos de projeto e projetos de referência
Tabela -3: Recursos JESD204B/C consolidados
6. Cursos de treinamento e vídeos
Intel® FPGA Technical Training
Título do vídeo |
Descrição |
---|---|
Este curso online oferece uma visão geral geral do núcleo de Intel FPGA IP JESD204B. Para melhor compreensão de todos os termos e conceitos utilizados no curso, começamos com uma discussão sobre as partes relevantes da especificação de interface JESD204B e, em seguida, uma apresentação de alguns dos recursos importantes do núcleo de Intel FPGA IP JESD204B. Por fim, um fluxo de dados do sistema é usado para descrever os detalhes funcionais do núcleo. |
Intel® FPGA vídeos rápidos
Título do vídeo |
Descrição |
---|---|
Intel® Agilex™ 7 FPGA vídeo de demonstração de F-Tile JESD204C | Os padrões JESD204B/C foram suportados em várias gerações de® intel FPGAs. Assista a esta demonstração sobre como JESD204C funciona em um Intel® Agilex™ 7 FPGA. |
Saiba mais sobre a interoperabilidade do núcleo Intel FPGA IP JESD204B no Intel® Arria® 10 FPGA com o conversor AD9144 da Analog Devices Inc. (ADI). |
|
Como interoperar o ADI AD9680 com o Intel® FPGA JESD204B IP Core em Stratix® V FPGA |
Obtenha um guia passo a passo sobre como configurar o hardware, configurar o conversor analógico-digital e configurar o núcleo de Intel FPGA IP JESD204B. |
Como interoperar a ADI AD9680 com Intel® FPGA JESD204B IP em Stratix V |
Obtenha um guia passo a passo sobre como configurar o hardware, configurar o conversor analógico-digital e configurar o núcleo de Intel FPGA IP JESD204B. |
Como interoperar o TI DAC37J84 com Intel® FPGA JESD204B MegaCore em Stratix V FPGA |
Saiba mais sobre a interoperabilidade do núcleo Intel FPGA IP JESD204B no Stratix® V FPGA com o conversor DAC37J84 da Texas Instruments. |
Saiba mais sobre o padrão JESD204B e a solução de Intel FPGA IP JESD204B. Descubra como você pode criar facilmente um exemplo de design que funcione em hardware. |
|
Saiba mais sobre a interoperabilidade do núcleo Intel FPGA IP JESD204B no Arria V FPGA com o conversor DAC37J84 da Texas Instruments. |
7. Depuração
Guias do usuário
Notas de versão do núcleo de propriedade intelectual (IP)
Recursos adicionais
® Intel Agilex 7, Intel® Stratix® 10, Intel® Arria® 10 e Intel® Cyclone® 10 dispositivos
O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.