ID do artigo: 000073722 Tipo de conteúdo: Mensagens de erro Última revisão: 10/05/2011

Erro: erro de afirmação: OUTCLOCK_ALIGNMENT(90.00_DEGREES) é definido como um valor ilegal

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Este erro, ou um erro semelhante com uma configuração de fase diferente, pode ser gerado nas versões do software Quartus® II 10.0 a 10.1 SP1 ao implementar a megafunção ALTLVDS_TX nas seguintes condições:

  • A opção Usar PLL externo está habilitada.
  • A opção O que é o alinhamento de fase de "tx_outclock" em relação à opção "tx_out" é definida como um valor diferente de 0° ou 180°.

As configurações válidas para esta opção são de 0° ou 180° ao usar a opção PLL externa na ALTLVDS_TX megafunção. Se você desejar usar uma mudança de fase para o tx_outclock que não seja 0° ou 180°, crie uma porta de saída do quarto clock a partir do PLL externo para obter o seu deslocamento de fase desejado.

A partir da versão 11.0 do software Quartus II, as configurações inválidas não são exibidas nesta lista suspenso.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.