Este erro, ou um erro semelhante com uma configuração de fase diferente, pode ser gerado nas versões do software Quartus® II 10.0 a 10.1 SP1 ao implementar a megafunção ALTLVDS_TX nas seguintes condições:
- A opção Usar PLL externo está habilitada.
- A opção O que é o alinhamento de fase de "tx_outclock" em relação à opção "tx_out" é definida como um valor diferente de 0° ou 180°.
As configurações válidas para esta opção são de 0° ou 180° ao usar a opção PLL externa na ALTLVDS_TX megafunção. Se você desejar usar uma mudança de fase para o tx_outclock que não seja 0° ou 180°, crie uma porta de saída do quarto clock a partir do PLL externo para obter o seu deslocamento de fase desejado.
A partir da versão 11.0 do software Quartus II, as configurações inválidas não são exibidas nesta lista suspenso.