Devido a® um problema no software Intel® Quartus® Prime Pro Edition versão 18.0, este erro pode ser visto em um design Intel Stratix 10 MX com as interfaces HBM2 superior e inferior conectadas ao mesmo clock principal.
Use um clock principal separado para cada interface HBM2.
Este problema está programado para ser corrigido em uma versão futura do software Intel® Quartus® Prime Pro Edition.