ID do artigo: 000073874 Tipo de conteúdo: Solução de problemas Última revisão: 01/10/2016

Por que a calibração DDR falha em Intel® Arria® 10 SoCs ao usar a versão inicial de E/S?

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Devido a um problema na versão 16.0 do software Intel® Quartus® Prime e anterior, os pinos RZQ para designs soC Intel® Arria® 10 podem ser localizados em bancos de E/S não habilitados para a versão inicial de E/S. A calibração DDR falhará se o pino RZQ relacionado estiver localizado em um banco de E/S não habilitado para a versão inicial de E/S.

    Resolução

    Para resolver este problema, certifique-se de que os pinos RZQ para interfaces de memória externa HPS estejam localizados em bancos de E/S habilitados para versão inicial de E/S.

    Este problema está programado para ser corrigido em uma versão futura do software Intel Quartus Prime

     

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGA Intel® Arria® 10 SX SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.