ID do artigo: 000073959 Tipo de conteúdo: Mensagens de erro Última revisão: 06/12/2018

Erro(175022): o HSSI_RSFEC_PLD_ADAPT não pôde ser colocado em qualquer local para satisfazer seus requisitos de conectividade

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a um problema no software Intel® Quartus® Prime Pro Edition versão 18.1.1 e anterior, há 6 blocos RS-FEC na família de dispositivos Intel® Stratix®10 FPGA E e cada bloco RS-FEC compartilha 4 canais. Há 6 canais no total (1 canal por bloco RS-FEC) no bloco E que são usados para lidar com dados AVMM2 RS-FEC. Esses canais são 3, 7, 11, 15, 19 e 23. Se algum desses canais for instaurou no modo não FEC em um IP e os outros canais dentro do mesmo bloco RS-FEC são instauados com RS-FEC em um IP separado, isso causará um erro de ajuste.

    Resolução

    No momento, não há solução alternativa para este problema. Este problema é o cronograma a ser corrigido em uma versão Intel® Quartus® futuro.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Intel® Stratix® 10 e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.