ID do artigo: 000073990 Tipo de conteúdo: Solução de problemas Última revisão: 13/05/2019

Por que o fifo do núcleo RX está completo se o modo de ligação PMA e PCS estiver habilitado no transceptor de blocoS H Intel® Stratix® 10 FPGA IP?

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • Transceptor PHY nativo de bloco L e bloco H Intel® Stratix® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a um problema com o Software Quartus® Prime Pro Edition versão 17.1, o transceptor nativo de blocoS H Intel® Stratix® 10 FPGA IP pode resultar em uma frequência rx_clkout incorreta se o modo de ligação PMA e PCS estiver habilitado para o modo não PCIe. A frequência rx_clkout incorreta fará com que o FIFO do núcleo RX se torne cheio.

    Resolução

    Use a ligação somente para PMA para o modo não PCIe. Este problema é corrigido a partir do software Intel® Quartus® Prime Pro Edition versão 18.1.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Intel® Stratix® 10 e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.