ID do artigo: 000074151 Tipo de conteúdo: Solução de problemas Última revisão: 06/03/2020

Por que o pin-out Intel® Quartus® de dispositivos de software Prime mostra um número diferente de pinos em comparação com o documento Intel® Cyclone® 10 LP Device Overview?

Ambiente

    Intel® Quartus® Prime Standard Edition
    Interfaces
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Ao direcionar Intel® Cyclone® 10 dispositivos LP no software Intel® Quartus® Prime, você notará que há uma diferença de 1 pino na contagem total de pinos, se comparado com os recursos máximos de Intel® Cyclone® 10 LP no documento de visão geral de dispositivos Intel® Cyclone® 10 LP.

Por exemplo, o software Intel® Quartus® Prime lista 151 pinos de E/S para 10CL025YU256I7G, mas em outros documentos ele está listado como 150 pinos de E/S.

Resolução

Essa diferença é porque no software Intel® Quartus® Prime, o DCLK é contado como uma E/S, uma vez que pode ser usado no modo de usuário, mas na respectiva tabela de pinos de dispositivo, DCLK não é contado como uma E/S. Assim, você encontrará uma diferença de 1 pino entre o que está indicado no documento Intel Cyclone 10 LP de visão geral do dispositivo e o Intel Quartus Software Prime.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGA de baixo consumo Intel® Cyclone® 10

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.