ID do artigo: 000074161 Tipo de conteúdo: Solução de problemas Última revisão: 07/12/2012

Nios II processador gera resultados incorretos a partir de instruções do Shift Right (SRAI, SRA)

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Mude as operações certas pelo processador Nios II no Arria V e Stratix dispositivos V podem produzir resultados incorretos em certos Configurações. Este problema pode ocorrer quando a multiplicação de hardware o tipo está definido como bloco DSP. Quando o Nios II processador executa a ou SRAI instrução SRA sobre um valor negativo, o resultado é deslocado, mas não é estendido por sinal.

Este problema é resultado de como o invólucro do bloco DSP é implementado para dispositivos de 28 nm.

Resolução

Você pode corrigir este problema no software Quartus II v12.0 por aplicando um patch. Para obter o patch, faça uma solicitação de serviço no mySupport, referindo-se ao número de ID da solução rd07032012_629.

Produtos relacionados

Este artigo aplica-se a 2 produtos

FPGAs Arria® V e FPGAs SoC
FPGAs Stratix® V

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.