ID do artigo: 000074176 Tipo de conteúdo: Mensagens de erro Última revisão: 21/04/2021

Erro(18515): tentou rotear um pino de refclk dedicado, xxx, para IOPLLs. Para alimentar x IOPLLs, este sinal deve ser promovido para um clock global.

Ambiente

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Este erro pode ser visto no software Intel® Quartus® Prime Pro Edition versão 17.1 e posterior quando várias IOPLLs são dirigidas diretamente por um clock de referência dedicado em Intel® Stratix® 10 dispositivos.

Resolução

Para evitar esse erro, promova o clock de referência para um clock global com a restrição de folloing no Arquivo de configurações quartus (.qsf).

set_instance_assignment -name GLOBAL_SIGNAL GLOBAL_CLOCK -a xxx

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Intel® Stratix® 10 e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.