ID do artigo: 000074410 Tipo de conteúdo: Mensagens de erro Última revisão: 01/10/2015

Aviso (205007): nome do pino truncado "sstl15i_crio_g50c_r50s1" no arquivo de saída IBIS para "sstl15i_crio_g50c_r5" para cumprir o padrão IBIS 3.2/4.0/4.1

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema no software Quartus® II versão 12.0, você pode ver este aviso ao gerar modelos de IBIS para dispositivos Stratix® V e Arria® V. Este aviso pode ocorrer se as seguintes condições estiverem verdadeiras:

  • O design contém pinos bidirecionais com terminação paralela calibrada no chip (OCT) habilitada
  • Você acionou a opção Ativar o seletor de modelo nas configurações da ferramenta EDA: categoria nível da placa da caixa de diálogo Configurações

Devido a este problema, o EDA Netlist Writer adiciona a convenção de nomeação de OCT paralela calibrada aos nomes dos modelos de IBIS gerados em pinos bidirecionais. Este nome mais longo excede o limite de caractere permitido pela especificação do IBIS através da versão 4.1. Além disso, o modelo de saída está corrompido e não passa na verificação de sintaxe do IBIS. Os resultados da simulação não são corretos ao usar modelos afetados.

Altera não suporta modelos bidirecionais com OCT paralelo. Os modelos afetados têm uma das seguintes strings em seu nome:

  • crio_g50c
  • ctio_g50c

Altera suporta apenas modelos de entrada com OCT paralelo. Os modelos corretos têm uma das seguintes strings em seu nome:

  • cin_g50c
  • crin_g50c
  • ctin_g50c
Resolução

Para gerar modelos de IBIS corretos para dispositivos Stratix V e Arria V no software Quartus II versão 12.0 para projetos que usam OCT paralelo em pinos bidirecionais, desligue a opção Ativar o seletor de modelo. Desativar esta opção permite que o EDA Netlist Writer gere modelos de IBIS para pinos bidirecionais que têm o comportamento correto do buffer de saída.

Além disso, se o seu projeto usar OCT paralelo apenas em pinos bidirecionais e não em pinos apenas de entrada, execute uma das seguintes etapas para gerar o modelo de OCT paralelo de entrada:

  • Crie um pino de entrada de teste no nível superior do projeto. Atribua o padrão de E/S desejado e a rescisão de entrada ao pino de entrada de teste e compile o projeto. Como o EDA Netlist Writer só gera o modelo de buffer de saída em pinos bidirecionais, a adição de um pino somente de entrada é necessária para gerar o modelo de OCT paralelo de entrada.
  • Como alternativa, crie um projeto de teste simples com um pino apenas de entrada e atribua o padrão de E/S desejado e a rescisão de entrada para gerar o modelo de OCT paralelo.

Este problema é corrigido no software Quartus II versão 12.0sp1.

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.