ID do artigo: 000074611 Tipo de conteúdo: Solução de problemas Última revisão: 05/11/2019

Por que alguns pinos de E/S de Intel® MAX® 10 dispositivos 10M04SAU324I7G e 10M04SCU324C8G permanecem baixos em vez de tri-estado com pull up durante ISP normal?

Ambiente

  • Intel® Quartus® Prime Standard Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a um problema no software Intel® Quartus® Prime Standard Edition versão 18.0, alguns pinos de E/S de Intel® MAX® 10 dispositivos 10M04SAU324I7G e 10M04SCU324C8G permanecerão baixos em vez de três estados com pull-up durante o ISP normal.

    Isso está relacionado a um problema conhecido anterior, descrito em Por que eu observo alguns pinos de E/S sendo conduzidos para LOW (GND) durante a programação de arquivos POF para MAX 10 dispositivos?

    Resolução

    Este problema é corrigido no software Intel® Quartus® Prime Standard Edition versão 19.1.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Intel® MAX® 10

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.