ID do artigo: 000074647 Tipo de conteúdo: Solução de problemas Última revisão: 18/06/2012

Problema de baixa potência profunda com interfaces LPDDR2 em Cyclone dispositivos V

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Este problema afeta produtos LPDDR2.

    Em interfaces LPDDR2 com destino Cyclone dispositivos V, se o auto O modo de retensão está ativado, o controlador de memória HPC II não pode emitir imediatamente uma solicitação de redução de energia profunda em resposta a um usuário solicitar para invocar o modo de baixa potência profunda. Essa situação ocorre porque o sistema não é capaz de sair do loop de desligar a energia automática quando uma potência profunda a solicitação para baixo ocorre.

    Quando ocorre uma solicitação de baixa potência profunda, a lógica suave dentro da O IP aciona automaticamente uma atualização automática, permitindo que o sistema saia do modo de desligar a energia automática e processe a solicitação de reposição de energia profunda após a conclusão da atualização automática.

    Resolução

    Este problema não requer uma solução alternativa. O propósito deste erratum é explicar a razão para o gerado automaticamente auto-atualização, que está visível no barramento de memória.

    Este problema não será corrigido.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Cyclone® V e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.