ID do artigo: 000074949 Tipo de conteúdo: Solução de problemas Última revisão: 11/09/2012

Por que recebo a seguinte mensagem: "Erro interno: subsistema: VPR20K, arquivo: 20k_arch/20k_route_timing.c, linha: 2434?"

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição Você pode obter este erro interno no Quartus® II versão do software 1.0 se você tiver duas ocorrências da variável THIRD_PARTY_EDA_TOOLS no arquivo de configurações do projeto (.psf).

Por exemplo:

THIRD_PARTY_EDA_TOOLS(pci_top)
{
   EDA_TIMING_ANALYSIS_TOOL = "&ltNONE>";
   EDA_SIMULATION_TOOL = "MODELSIM (VERILOG HDL 
OUTPUT FROM QUARTUS)";
   EDA_DESIGN_ENTRY_SYNTHESIS_TOOL = SYNPLIFY;
}
THIRD_PARTY_EDA_TOOLS(sdram_sdr_ecc_pci_ioreg)
{
   EDA_DESIGN_ENTRY_SYNTHESIS_TOOL = SYNPLIFY;
}
Para evitar esse erro, certifique-se de que o .psf arquivo especifica o THIRD_PARTY_EDA_TOOLS uma única vez. Este problema foi corrigido no software Quartus II versão 1.1.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.