O tempo de espera de saída (tCLQX) do dispositivo de configuração quad-serial (EPCQ) atenderá ao tempo de espera de dados após a borda de queda no requisito de DCLK (tDH) para a configuração serial ativa (AS) no dispositivo Arria® V, Stratix® V e Cyclone® V?
|
FPGA |
Resultados de avaliação |
|
Arria® V GX/GT/SX/ST |
Sim. A ficha técnica dos dispositivos EPCQ não mostra as especificações tCLQX. Mas os dados de caracterização Arria V GX/GT/SX/ST mostram que o tCLQX mínimo do dispositivo EPCQ é igual ou maior do que o requisito mínimo de tDH para a configuração de AS mostrada na ficha técnica do dispositivo Arria® V. |
|
Arria® V GZ |
Entre em contato com seu Engenheiro de aplicações de campo local (FAE) ou envie uma Solicitação de Serviço na página de suporte da Minha Intel . |
|
Stratix® V GT/GX/GS/E |
Entre em contato com seu FAE local ou envie uma Solicitação de Serviço na página de suporte minha Intel . |
|
Cyclone® V |
Consulte o seguinte artigo de conhecimento: |