ID do artigo: 000075018 Tipo de conteúdo: Solução de problemas Última revisão: 01/12/2012

Pedidos inconsistentes de endereços de memória local no design de exemplo

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Este problema afeta produtos DDR, DDR2 e DDR3 baseados em ALTMEMPHY.

O controlador de memória segue um endereçamento padrão de memória local ordem de chip-row-bank-column, enquanto o driver de exemplo segue um pedido de chip-bank-row-column. O barramento de memória pode exibir transações de endereço de memória inconsistente porque o pedido de o controlador difere do pedido do driver de exemplo.

Resolução

A solução alternativa para este problema é escolher uma memória local pedido de endereço de coluna de linha de banco de chip na GUI do controlador.

Este problema não será corrigido.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.