ID do artigo: 000075405 Tipo de conteúdo: Solução de problemas Última revisão: 19/07/2017

Por que os endereços BAR são maiores que 32 bits truncados a 32 bits no meu Hard IP para a variante PCI Express Avalon-MM?

Ambiente

    Intel® Quartus® Prime Pro Edition
    Hard IP para PCI Express* Avalon-MM Cyclone® V Intel® FPGA IP
    Hard IP para PCI Express* Avalon-MM Arria® V Intel® FPGA IP
    Hard IP para PCI Express* Avalon-MM Arria® V GZ Intel® FPGA IP
    Hard IP para PCI Express* Avalon-MM Stratix® V Intel® FPGA IP
    Hard IP para PCI Express* Intel® Arria® 10 Cyclone® 10
    PCI Express*
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Devido a um problema com o núcleo hard IP Avalon-MM para PCI Express*, os endereços BAR superiores a 32 bits serão truncados apenas para 32 bits.  Os bits superiores serão definidos como zero.

Isso afeta apenas as portas Rxm da direção de downstream ao operar no modo de endereçamento de 64 bits. Ele não afeta as portas Txs ou ao operar em modos de endereçamento de 32 bits.

 

 

Resolução

Este problema é corrigido a partir do software Intel® Quartus® Prime Pro Edition versão 18.0.

Produtos relacionados

Este artigo aplica-se a 6 produtos

FPGAs Intel® Cyclone® 10
FPGA Intel® Cyclone® 10 GX
FPGAs Cyclone® V e FPGAs SoC
FPGAs Arria® V e FPGAs SoC
FPGAs Stratix® V
FPGAs Intel® Arria® 10 e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.