ID do artigo: 000075564 Tipo de conteúdo: Documentação e informações do produto Última revisão: 29/08/2012

Como lidar com a porta de entrada cfglink2csrpld do PCIe HIP SV?

Ambiente

    Intel® Quartus® II Subscription Edition
    PCI Express*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

A porta cfglink2csrpld é uma porta indesejável no arquivo de variação HIP. No guia do usuário PCIe SV, não há nenhuma descrição sobre este sinal.

 

Resolução

Você pode conectar a porta cfglink2csrpld a "0" em seu design. Esta porta será removida no Quartus II 12.0.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGA Stratix® V GX

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.