ID do artigo: 000075606 Tipo de conteúdo: Solução de problemas Última revisão: 20/07/2015

Por que não posso usar a linha x1 para clock Arria canais do transceptor de dispositivoS V superiores a 6,5536 Gbps dentro de um banco transceptor, mas através de um limite triplo ao usar o software Quartus II versão 15.0.1 e anterior?

Ambiente

  • Velocidade do
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a um bug no software Quartus® II versão 15.0 Update 1 e anterior, o Fitter impedirá que você entre em canais de transceptor de dispositivos Arria® V superiores a 6,5536 Gbps em um banco transceptor, mas através de um limite triplo.

    Resolução

    Para resolver este problema, você pode instalar o software Quartus II versão 15.0 da atualização 1 e, em seguida, baixar e instalar o patch 1.07 a partir dos links abaixo.

    Este problema está programado para ser corrigido em uma versão futura do software Quartus II.

    Produtos relacionados

    Este artigo aplica-se a 4 produtos

    FPGA Arria® V GT
    FPGA Arria® V GX
    FPGA Arria® V ST SoC
    FPGA Arria® V SX SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.