ID do artigo: 000075744 Tipo de conteúdo: Solução de problemas Última revisão: 11/09/2012

Por que não vejo sinais de rastreamento DQS quando implemento o controlador SDRAM DDR3 baseado em UniPHY acima de 533 MHz?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

No software Quartus® II versão 11.1SP2 e anterior, o controlador baseado em SDRAM DDR3 UniPHY IP ligou o recurso de rastreamento DQS em velocidades acima de 533MHz, de modo que os sinais afi_ctl_refresh_done, afi_seq_busy e afi_ctl_long_idle para o rastreamento de DQS estavam presentes no IP.

No software Quartus II versão 12.0, após análise posterior, foi determinado que o rastreamento de DQS não é necessário em dispositivos Stratix® V em qualquer frequência suportada, de modo que o recurso foi desabilitado.

Resolução

Regenerar o controlador baseado em DDR3 SDRAM UniPHY no software Quartus II 12.0 para obter a versão mais atualizada do IP.

Produtos relacionados

Este artigo aplica-se a 4 produtos

FPGA Stratix® V E
FPGA Stratix® V GX
FPGA Stratix® V GT
FPGA Stratix® V GS

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.