ID do artigo: 000075745 Tipo de conteúdo: Solução de problemas Última revisão: 15/11/2011

Falha de calibração para projetos QDR II/II com Stratix V

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Projetos QDR II/II de meia taxa usando o sequenciador Nios II de meia velocidade em velocidades abaixo de 300 MHz podem experimentar falhas de calibração ao segmentar Stratix V.

Este problema será corrigido em uma versão futura do QDR II e controlador de SRAM QDR II com UniPHY.

Resolução

A solução alternativa para este problema é executar QDR II/II de meia taxa designs usando o Nios II sequenciador de Stratix dispositivos V a velocidades mais rápidas que 300 MHz.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Stratix® V

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.