Altera® segue o padrão JEDEC (JESD22-B108A) para coplanaridade (flatness da borda para a borda).
Para obter mais informações, consulte o teste de coplanaridade para dispositivos semicondutores de montagem de superfície (PDF).
Altera® segue o padrão JEDEC (JESD22-B108A) para coplanaridade (flatness da borda para a borda).
Para obter mais informações, consulte o teste de coplanaridade para dispositivos semicondutores de montagem de superfície (PDF).
1
Todas as publicações e o uso do conteúdo deste site estão sujeitos aos termos de uso da Intel.com.
O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.