ID do artigo: 000075829 Tipo de conteúdo: Solução de problemas Última revisão: 11/01/2016

Por que vejo violações de tempo de espera no Intel® MAX® 10 FPGA On-Chip Flash no software Intel® Quartus® Prime versão 15.1?

Ambiente

  • Software de projeto Intel® Quartus® Prime
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a® um problema no modelo de sincronização no software Intel® Quartus® Prime versão 15.1, você pode ver violações de sincronização no Intel MAX 10 FPGA Flash on-Chip no seguinte registro:

    *altera_onchip_flash_block:altera_onchip_flash_block|drdout[0]

    Observe que este registro é a origem e o destino para a violação de hold.

    Resolução

    Esta violação é falsa e pode ser ignorada. Este problema foi corrigido no software Intel Quartus Prime v15.1.1

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Intel® MAX® 10

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.