Devido a® um problema no modelo de sincronização no software Intel® Quartus® Prime versão 15.1, você pode ver violações de sincronização no Intel MAX 10 FPGA Flash on-Chip no seguinte registro:
*altera_onchip_flash_block:altera_onchip_flash_block|drdout[0]
Observe que este registro é a origem e o destino para a violação de hold.
Esta violação é falsa e pode ser ignorada. Este problema foi corrigido no software Intel Quartus Prime v15.1.1