O manual de referência do kit de desenvolvimento Stratix® III FPGA versão 1.2 (setembro de 2008) apresenta um erro na Tabela 2-50, que é a Tabela de pinos de interface de SRAM QDRII. O Stratix III do dispositivo número do pino do endereço Bit 13 está listado incorretamente como H14 e deve ser H16.
Existe algum problema com o pino QDRII SRAM no manual de referência do kit de desenvolvimento Stratix III FPGA versão 1.2?
1
Isenção de responsabilidade
Todas as publicações e o uso do conteúdo deste site estão sujeitos aos termos de uso da Intel.com.
O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.