ID do artigo: 000075928 Tipo de conteúdo: Solução de problemas Última revisão: 15/12/2014

A atribuição manual do pino PLLCLKOUT para o dispositivo MAX 10 gera erros

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Na versão do software Quartus® II versão 14.0 da atualização 2, atribuição manual do pino PLLCLKOUT para o dispositivo MAX® 10 gera os seguintes erros no Fitter:

    Error (176138): Can't place differential I/O pins and/or associated SERDES transmitters or receivers -- location assignments are illegal

    Error (176150): Pin "<nome do pino>" with LVDS I/O standard must be driven by the external clock output of an enhanced PLL

    O pino PLLCLKOUT pode ser usado como pinos de E/S de propósito geral para MAX 10 dispositivos, mas esta opção não é automaticamente suportado pelo Fitter.

    Resolução

    Não há solução alternativa. Este problema será corrigido em um futuro versão do software Quartus II.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    CPLDs MAX® II

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.