ID do artigo: 000075968 Tipo de conteúdo: Solução de problemas Última revisão: 25/03/2015

Por que eu recebo o seguinte erro quando o pino PERST do hard IP Stratix® V para PADRÃO PCI Express de E/S está definido como 1,5V no software Quartus® II v14.1?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Erro (169029): o pin_perst pino é incompatível com o banco de E/S 3B.

O pino usa o padrão de E/S 2,5 V, que tem um requisito de VCCIO incompatível com a configuração de VCCIO desse banco ou seus outros pinos que usam VCCIO 1.5V.

Devido a um problema no software Quartus® II v14.1, a verificação padrão de E/S é muito restritiva.

Resolução

Para resolver este problema no software Quartus II v14.1.

  1. Remova a atribuição de pin_perst.
  2. Adicione um arquivo quartus.ini em seu diretório de projetos com: dft_skip_oct_vccn_check = on

Nenhum plano para corrigir.

Produtos relacionados

Este artigo aplica-se a 2 produtos

FPGAs Stratix® V
Kits Intel® de desenvolvimento de FPGA

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.