ID do artigo: 000075987 Tipo de conteúdo: Solução de problemas Última revisão: 14/11/2014

Arquivo SDC SerialLite II incorreto gerado para Altera dispositivos de 28 nm

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Quando o núcleo ip SerialLite II gera o arquivo SDC, você deve editar o arquivo para incluir as informações de clockout do transceptor de acordo com seu projeto. O núcleo ip SerialLite II gera o arquivo SDC de forma independente.

O nome do clock do transceptor para o núcleo PHY IP personalizado tx_clkout e rx_clkout deve ser usado na restrição do grupo de clock assíncrono no arquivo SDC para integrar seu projeto entre o núcleo IP SerialLite II e o Núcleo PHY IP personalizado.

O nome do clock do transceptor para o núcleo PHY IP personalizado tx_clkout e rx_clkout deve também ser definido assíncronamente para o clock do núcleo (rdp/hdp clock) em o arquivo SDC antes de compilar e executar o analisador de sincronização.

Este problema afeta todos os designs serialLite II usando Arria V, Cyclone V ou Stratix V.

Este problema não será corrigido.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.