ID do artigo: 000076010 Tipo de conteúdo: Solução de problemas Última revisão: 15/06/2015

Para alguns MAX 10 dispositivos, o Fitter causa uma saída anormal durante o estágio de ajuste quando listen_to_nsleep_signal é definido

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    No software Quartus II versão 15.0, um problema de verificação de legalidade no Fitter causa uma saída anormal durante o estágio do Fitter listen_to_nsleep_signal quando o parâmetro é explicitamente definido como verdadeiro, mas a porta nsleep não está conectada. Este problema se aplica apenas a projetos destinados ao dispositivo MAX 10 ZB16/25/50. O software Quartus II deve gerar um erro do usuário, mas causar uma saída anormal.

    Você pode encontrar a saída anormal se você usar um átomo de buffer de entrada ou o Lite de E/S (GPIO) de uso geral da Altera para construir seu IP.

    Resolução

    Não há solução alternativa. Este problema será corrigido em uma versão futura do software.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Intel® MAX® 10

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.