Problema crítico
O software Quartus II mostrará o seguinte aviso para projetos que usam mais de 1 canal entre o SerialLite II IP núcleo e o IP PHY personalizado durante a integração:
Aviso crítico (21196): fonte Coreclk do PCS HSSI 8G RX atom slite2_x4_2g_5agx_cusphy:u_slite2_x4_2g_5agx_cusphy|altera_xcvr_custom: slite2_x4_2g_5agx_cusphy_inst|av_xcvr_custom_nr:A5|av_xcvr_custom_native: transceiver_core|av_xcvr_native:gen.av_xcvr_native_insts[3].gen_bonded_group. av_xcvr_native_inst|av_pcs:inst_av_pcs|av_pcs_ch:ch[0].inst_av_pcs_ch| av_hssi_8g_rx_pcs_rbc:inst_av_hssi_8g_rx_pcs|wys não tem o mesmo 0 fonte ppm em relação ao clock interno do PCS por causa do coreclk entrada de o canal receptor não é impulsionado por seu próprio clkout rx.
Você pode ignorar com segurança este aviso se seu projeto for alvo Arria dispositivos V ou Stratix V.
Este problema será corrigido em uma versão futura do SerialLite II Núcleo IP.