Ao depurar o Intel® UniPHY IP, pode ser útil sondar o sinal read_capture_clk para investigar o DQS habilitar funcionalidade olhando o sinal DQS.
Uma solução é testar o sinal read_capture_clk em um pino de teste executando as seguintes etapas da ordem de alteração de engenharia (ECO):
1. Abra o Planejador de Chips, encontre um pino que você usará como pino de teste. Em seguida, clique com o botão direito e selecione Criar Atom, defina o tipo como saída e o nome (por exemplo, eco_atom_dqs).
2. Clique duas vezes no átomo na página Editor de propriedades de recursos do pino e selecione o padrão de E/S do pino.
3. No buffer de saída, clique com o botão direito em Editar conexão > outro e insira o caminho completo do read_capture_clk no Nome do Sinal (por exemplo. |ddr3ip_example|ddr3ip_example_if0:if0|ddr3ip_example_if0_p0:p0|ddr3ip_example_if0_p0_memphy:umemphy|ddr3ip_example_if0_p0_read_datapath:uread_datapath|read_capture_clk_div2[5]).
4. Execute o fluxo de compilação ECO.