ID do artigo: 000076290 Tipo de conteúdo: Documentação e informações do produto Última revisão: 13/12/2019

Como o caminho de dados de leitura read_capture_clk sinal do Intel® UniPHY IP pode ser sondado em um pino de teste usando ECO?

Ambiente

    Intel® Quartus® Prime Standard Edition
    Interfaces de memória com UniPHY
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Ao depurar o Intel® UniPHY IP, pode ser útil sondar o sinal read_capture_clk para investigar o DQS habilitar funcionalidade olhando o sinal DQS.

Uma solução é testar o sinal read_capture_clk em um pino de teste executando as seguintes etapas da ordem de alteração de engenharia (ECO):

1. Abra o Planejador de Chips, encontre um pino que você usará como pino de teste. Em seguida, clique com o botão direito e selecione Criar Atom, defina o tipo como saída e o nome (por exemplo, eco_atom_dqs).

2. Clique duas vezes no átomo na página Editor de propriedades de recursos do pino e selecione o padrão de E/S do pino.

3. No buffer de saída, clique com o botão direito em Editar conexão > outro e insira o caminho completo do read_capture_clk no Nome do Sinal (por exemplo.  |ddr3ip_example|ddr3ip_example_if0:if0|ddr3ip_example_if0_p0:p0|ddr3ip_example_if0_p0_memphy:umemphy|ddr3ip_example_if0_p0_read_datapath:uread_datapath|read_capture_clk_div2[5]).

4. Execute o fluxo de compilação ECO.

Produtos relacionados

Este artigo aplica-se a 4 produtos

Intel® Cyclone®
Intel® Arria®
Intel® MAX®
Intel® Stratix®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.