Você pode ver o erro acima, começando com o software Intel® Quartus® Prime versão 16.1.1, se o seu EMIF Intel FPGA IP usar terminação de entrada abaixo de 50 ohms para os seguintes padrões de E/S:
- SSTL 1,5 V (DDR3)
- SSTL de 1,35 V (DDR3L)
- HSTL de 1,5 V (QDRII/II /II Xtreme)
- SSTL 1,2 V (QDR IV, LPDDR3)
- HSTL de 1,2 V (RLDRAM3)
As margens melhoram quando os valores de 50 ohms ou mais são selecionados.
N/A