Para designs DDR3 UniPHY com frequências superiores a 533 MHz, você deve levar em conta FPGA atrasos do pacote ao determinar a correspondência de comprimento de rastreamento. Para designs DDR3 UniPHY executados a 533 MHz ou abaixo, você não leva em conta os atrasos do pacote.
Para obter os atrasos do pacote, você precisa verificar a caixa de seleção "Pacote deskew" na guia DDR3 UniPHY Megawizard Board Settings e compilar o design normalmente com um pinout específico. Os atrasos do pacote para os traços que exigem a contabilidade do pacote serão exibidos na coluna Atraso do Pacote do arquivo .pin. Além disso, quando o "pacote deskew" for verificado, Quartus II assumirá que você estará colocando o pacote do dispositivo em sua placa e não usará este número para análise de tempo.
Você precisará registrar os atrasos do pacote com os traços da placa para o seu projeto para sinais DQ, DM e DQS. Por exemplo, se o atraso do pacote em três pinos relatados no arquivo .pin for
Pino A de 120ps
Pino B 80ps
Pino C 160ps
Você teria que ter um traço de placa para o Pino A que seja 40ps mais longo que o Pino C e um traço de placa para o Pino B que seja 80ps mais longo que o Pino C.
Ao entrar na placa se inclina na guia Configurações da placa DDR3 UniPHY Megawizard, você deve usar o atraso do pacote de atraso da placa ao calcular os parâmetros de distorção da placa. Se um pino não tiver um atraso no pacote, você deve usar apenas o atraso da placa.
Se o software Quartus® II não relatar esses atrasos no arquivo .pin, vá para a página Relatórios de comprimento líquido do centro de recursos de projeto de placa Altera (consulte a solução relacionada rd07122010_270 abaixo para obter mais detalhes sobre como obter os comprimentos de rastreamento do pacote).