ID do artigo: 000076655 Tipo de conteúdo: Mensagens de erro Última revisão: 19/03/2013

Aviso: o clock DPA do átomo receptor SERDES "rx[0]" é impulsionado por PLL "xxxxxxx" com parâmetros de dpa_multiply_by e dpa_divide_by não especificados

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Ao usar a Megafunção ALTLVDS no modo "PLL externo", você pode obter o seguinte aviso:

 

Aviso: o clock DPA do átomo receptor SERDES "rx[0]" é impulsionado por PLL "xxxxxxx" com parâmetros de dpa_multiply_by e dpa_divide_by não especificados

 

Ao usar a Megafunção ALTLVDS no modo "PLL externo", a megafunção ALTPLL deve ter um método para especificar os parâmetros dpa_multiply_by e dpa_divide_by, que são necessários em aplicações DPA. Esses parâmetros devem ser definidos como os parâmetros de clk_multiply_by/divide_by correspondentes para o clock que alimenta a porta do clock ALTLVDS (ou seja, clock de alta velocidade com frequência igual à taxa de dados). Se a megafunção ALTPLL não tiver uma opção de caixa de seleção na página de configurações dos clocks de saída que diz "Use essas configurações de clock para o clock DPA", então você terá que editar manualmente a instância ALTPLL gerada e definir os parâmetros dpa_multiply_by/dpa_divide_by.

 

Os exemplos a seguir assumem que suas configurações de multiplicação e divisão são 10 e 1, respectivamente.

 

--Exemplo de edição manual para o mapa genérico da declaração de componentes ALTPLL (VHDL)

                           dpa_multiply_by: inteiro;

                              dpa_divide_by: inteiro;

 

--Exemplo de edição manual para o genérico ALTPLL (VHDL)

                        dpa_multiply_by=> 10,   -- Defina-os de acordo com suas configurações de PLL

                           dpa_divide_by=> 1,     -- Defina-os de acordo com suas configurações de PLL

 

-- Exemplo de edição manual para o defparam ALTPLL (Verilog)

  altpll_component.dpa_multiply_by = 10,

altpll_component.dpa_divide_by = 1,

 

 

Produtos relacionados

Este artigo aplica-se a 2 produtos

FPGA Arria® II GX
FPGAs Stratix® III

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.