Sim, a análise de sincronização quartus II usa atrasos de pacotes caracterizados que estão incluídos nos modelos de sincronização do dispositivo.
O número de atraso do pacote é incorporado no atraso cell relatado pelo analisador de sincronização Quartus II. Por exemplo, o atraso do CELL para um pino de entrada alimentando um registro é relatado da seguinte forma pelo analisador de sincronização clássico:
Informações: o pino mais longo para registrar atraso é de 5,260 ns
Informações: 1: IC(0,000 ns) CELL (0,000 ns) = 0,000 ns; Loc. = PIN_AD24; Fanout = 2; Nó PIN = 'd_in[1]'
Informações: 2: IC(0,000 ns) CELL (3,260 ns) = 5,260 ns; Loc. = IOC_X0_Y25_N2; Fanout = 1; Nó REG = 'outputreg'
Informações: atraso total da célula = 3,260 ns (100,00 % )
O atraso do CELL de 3,26 ns no exemplo acima contém todos os buffers de E/S, cadeia de atrasos e atrasos do pacote.
O atraso do CELL para um registro que alimenta um pino de saída é relatado da seguinte forma:
Informações: o registro mais longo para atraso de pinos é de 5,420 ns
Informações: 1: IC(0,000 ns) CELL (0,000 ns) = 0,000 ns; Loc. = LC_X35_Y1_N9; Fanout = 9; Nó REG = 'inst4'
Informações: 2: IC(2,916 ns) CELL(2,504 ns) = 5,420 ns; Loc. = PIN_H10; Fanout = 0; Nó PIN = 'yvalid'
Informações: atraso total da célula = 2,504 ns (46,20 % )
Informações: atraso total da interconexão = 2,916 ns (53,80 % )
O atraso do CELL de 2.504 ns no exemplo acima contém todos os buffers de E/S, cadeia de atrasos e atrasos do pacote.