ID do artigo: 000076887 Tipo de conteúdo: Solução de problemas Última revisão: 29/06/2014

Por que o PHY nativo não compensa as diferenças de frequência do clock em dispositivos Stratix V GX usando as versões do software Quartus II 12.1sp1 e anteriores?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um erro no software Quartus® II versão 12.1sp1 e anterior, o Rate Match FIFO do PHY nativo não reconhecerá caracteres SKIP e não compensará as diferenças de frequência do clock em dispositivos Stratix® V GX.

Resolução Este problema será corrigido em uma versão futura do software Quartus II.

Produtos relacionados

Este artigo aplica-se a 5 produtos

FPGA Stratix® V GX
FPGA Stratix® V GT
FPGA Stratix® V GS
FPGA Stratix® V E
FPGAs Stratix® V

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.