Devido a um bug no software Quartus® II versão 13.0 e anterior, você pode ver problemas de funcionalidade do transceptor PMA ao usar o NIOS II como um Mestre mapeado de memória Avalon para o controlador de reconfiguração ao usar dispositivos transceptor Stratix® V, Arria® V ou Cyclone® V.
Ao acessar as seguintes funções de PMA do transceptor através da interface mapeada do controlador de reconfiguração Avalon memória usando um mestre NIOS II ou outro mestre Avalon, você pode encontrar uma falha no PMA do transceptor.
| Stratix V GX/GT/GS, Arria V GZ | Arria V GX/GT/ST/SX | Cyclone V GX/GT/ST |
| Pré e pós-retorno serial reverso do CDR | Pré e pós-retorno serial reverso do CDR | Pré e pós-retorno serial reverso do CDR |
| - | Equalização de Rx | Equalização de Rx |
A falha do PMA é causada por corrupção dentro do controlador de reconfiguração se o barramento reconfig_mgmt_address alternar quando o sinal reconfig_busy for afirmado. A falha pode ser recuperada reprogramando a FPGA.
Para resolver o problema, você pode inserir a lógica que impede a agregação do controlador de reconfiguração reconfig_mgmt_address barramento quando o sinal reconfig_busy é afirmado.
Ou você pode substituir o arquivo "alt_xreconf_uif.sv"™ que reside na pasta de gerada pelo controlador de reconfiguração este arquivo e recompile seu design.
Este problema será corrigido em uma versão futura do software Quartus II.