ID do artigo: 000077173 Tipo de conteúdo: Solução de problemas Última revisão: 25/11/2013

Migrar o UniPHY IP de 13.0 SP1 DP5 para 13.1 reinicia a GUI para valores padrão

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Este problema afeta DDR2, DDR3, LPDDR2, QDR II, RLDRAM II, e produtos baseados em RLDRAM 3 UniPHY.

    Quando um invólucro EMIF de alto nível gerado no Quartus II software versão 13.0 SP1 DP5 é aberto na versão 13.1, o parâmetro A GUI do editor é redefinida para seus valores padrão e seu design específico os parâmetros são perdidos.

    Resolução

    A solução alternativa para este problema é remover o ENABLE_DELAY_CHAIN_WRITE parâmetro do arquivo de embalagem de alto nível. Para fazer isso, abra o nível superior arquivo wrapper em um editor e remova a seguinte linha:

    -- Retrieval info:

    Este problema será corrigido em uma versão futura.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Arria® V e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.