ID do artigo: 000077268 Tipo de conteúdo: Solução de problemas Última revisão: 15/11/2013

Pré-fitter não instaurando io_clock_divider e DQSLB quando DQSLB não tem pinos EMIF associados

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Este problema afeta os produtos QDR II e RLDRAM II.

Para projetos com grupos de DQ x18 ou x36, é possível que os pinos de dados não exigem E/S em todos os grupos de DQ. Quando isso acontece, o pré-configurador não duplica o divisor de E/S do clock átomo nos grupos DQ que não contêm uma E/S. O divisor de E/S átomos em um grupo de DQ devem ser conectados em cascata; quando um relógio de E/S átomo de divisor não está presente em um dos grupos de DQ, um hardware falha pode ocorrer.

Resolução

Após a duplicação, se o número de divisores de E/S de clock for menos do que o número de DQSLBs, o pré-configurador insere o ausente Átomos do divisor de E/S. Esses átomos não têm um fanout. O pré-configurador clusters, os átomos do divisor de E/S no grupo DQ, atravessando seus fan-ins (cadeia de atraso DQS).

Este problema foi corrigido.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.