ID do artigo: 000077271 Tipo de conteúdo: Mensagens de erro Última revisão: 25/02/2013

Erro (169058): HiSpi padrão de E/S no pino de E/S de entrada não pode ter a opção de configuração de opção de lógica de terminação diferencial

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a um problema nas versões do software Quartus® II 12.1 e anteriores, você pode receber esta mensagem de erro ao usar o padrão de E/S HiSpi com terminação diferencial no chip (OCT). Este problema afeta os projetos destinados Cyclone® dispositivos V.

    Resolução

    Para resolver este problema, use o padrão de E/S LVDS.

    Este problema é corrigido a partir do software Quartus II versão 12.1 SP1.

    Produtos relacionados

    Este artigo aplica-se a 6 produtos

    FPGA SoC Cyclone® V SX
    FPGA Cyclone® V GT
    FPGA Cyclone® V GX
    FPGA SoC Cyclone® V ST
    FPGA Cyclone® V E
    FPGA SoC Cyclone® V SE

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.