Você deve usar um componente ALTGX_RECONFIG para um design de reconfiguração dinâmica que implementa mais de quatro canais PMA PCS com clock de um PLL TX fora do banco do transceptor, ao usar dispositivos Stratix IV GX.
Você só pode conectar uma instância ALTGX_RECONFIG controlador a um banco de transceptor físico, mas você pode conectar vários bancos transceptor a uma única instância ALTGX_RECONFIG controlador.
O exemplo abaixo mostra uma configuração de design de oito canais que usa dois bancos transceptor e uma CMU em cada banco. Usando reconfiguração dinâmica e a rede de clock XN, todos os oito canais podem ser clockados a partir do CMU0 TX PLL do banco QL0 ou do CMU0 TX PLL do banco QL1 e executados de forma independente a 2,5 Gbps ou 3,125 Gbps.
IOBANK_QL1
GXB_[TX,RX]_CH7 = Canal 7
GXB_[TX,RX]_CH6 = Canal 6
GXB_CMU1 = Não-uso
GXB_CMU0 = Usado como PLL TX para 2,5 Gbps
GXB_[TX,RX]_CH5 = Canal 5
GXB_[TX,RX]_CH4 = Canal 4
IOBANK_QL0
GXB_[TX,RX]_CH3 = Canal 3
GXB_[TX,RX]_CH2 = Canal 2
GXB_CMU1 = Não-uso
GXB_CMU0 = Usado como PLL TX para 3,125 Gbps
GXB_[TX,RX]_CH1 = Canal 1
GXB_[TX,RX]_CH0 = Canal 0
Como cada transceptor pode ser clockado a partir de uma CMU alternativa que reside no banco adjacente, e é compartilhado entre todos os oito canais, você deve usar um componente IP do controlador ALTGX_RECONFIG que se conecta a todos os componentes ALTGX IP