ID do artigo: 000077372 Tipo de conteúdo: Solução de problemas Última revisão: 17/02/2020

Por que há tempo de calibração do transceptor longo e nenhuma alternagem nas portas "tx_pma_clkout/tx_clkout" quando o pino nPERST de Hard IP para PCI Express* foi afirmado?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Quando Intel® Arria® 10 e Intel® Cyclone® 10 GX ou Intel® Stratix® 10 Hard IP para PCI Express* for configurado com o modo Gen1/2/3 x1, o CGB mestre em sua tríplice será afetado pelo sinal nPERST, embora não seja usado para canais PCIe. Quando o nPERST for afirmado, ele manterá o CGB mestre em estado de reinicialização, então se quaisquer outros canais não PCIe são conduzidos por este CGB mestre, o tempo de calibração do transceptor longo será visto e nenhuma alternagem aparecerá nas portas 'tx_pma_clkout' e 'tx_clkout'.

Resolução

Para resolver o problema, adicione a frase em Quartus Settings File (.qsf) abaixo para evitar usar o CGB mestre no mesmo tríplice com PCIe HIP ativo para conduzir outros canais não PCIe.

"set_location_assignment HSSIPMACGBMASTER_1CB-para *|xcvr_fpll_a10_0|twentynm_hssi_pma_cgb_master_inst~O_MSTCGB_CORE0"

Produtos relacionados

Este artigo aplica-se a 3 produtos

FPGA Intel® Cyclone® 10 GX
FPGAs Intel® Stratix® 10 e FPGAs SoC
FPGAs Intel® Arria® 10 e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.