Quando Intel® Arria® 10 e Intel® Cyclone® 10 GX ou Intel® Stratix® 10 Hard IP para PCI Express* for configurado com o modo Gen1/2/3 x1, o CGB mestre em sua tríplice será afetado pelo sinal nPERST, embora não seja usado para canais PCIe. Quando o nPERST for afirmado, ele manterá o CGB mestre em estado de reinicialização, então se quaisquer outros canais não PCIe são conduzidos por este CGB mestre, o tempo de calibração do transceptor longo será visto e nenhuma alternagem aparecerá nas portas 'tx_pma_clkout' e 'tx_clkout'.
Para resolver o problema, adicione a frase em Quartus Settings File (.qsf) abaixo para evitar usar o CGB mestre no mesmo tríplice com PCIe HIP ativo para conduzir outros canais não PCIe.
"set_location_assignment HSSIPMACGBMASTER_1CB-para *|xcvr_fpll_a10_0|twentynm_hssi_pma_cgb_master_inst~O_MSTCGB_CORE0"