ID do artigo: 000077414 Tipo de conteúdo: Solução de problemas Última revisão: 20/10/2016

Por que meu receptor dex simplex Intel® Stratix® 10 FPGA L-tile tem baixa tolerância de jitter quando nenhum transmissor é usado para esse canal?

Ambiente

    Intel® Quartus® Prime Standard Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema na versão do software Intel® Quartus® Prime 16.1.2 ES Edition e código de calibração anterior, o receptor de simplex do dispositivo Intel Intel® Stratix® 10 pode ter baixa tolerância de jitter quando nenhum transmissor é usado nesse canal.

Resolução

Para contornar esse problema, você pode instanciar um transceptor TX simplex e fundê-lo no mesmo canal que o transceptor Simplex RX.

Após a conclusão da calibração, você pode escrever um código 1'b0 para endereçar 0x10F para impedir que o clock do serializador TX seja alternado e economize energia. Se a recalibração de modo de usuário precisar ser executada novamente, você deve primeiro ativar o serializador TX escrevendo um 1'b1 para resolver o 0x10F de compensação.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Intel® Stratix® 10 e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.