Devido ao módulo de adaptação automática de máquina de estado finito (FSM) no Intel FPGA IP Ethernet de 25G, se você ligar a opção Ativar a adaptação automática para a opção modo CTLE/DFE PMA RX durante a geração DE, a operação do Kit de ferramentas do transceptor será interrompida quando o FSM ligar e desligar a calibração de fundo no dispositivo de produção de blocos de H. Assim, você não verá o canal aparecer no Kit de ferramentas do transceptor. Para dispositivos sem calibração de fundo, como dispositivo de produção de blocoS L, o módulo de adaptação automática FSM não contém estados para ligar e desligar a calibração de fundo. Ele não será afetado por este problema.
Primeira solução alternativa: desligue o gatilho habilitar a adaptação automática para a opção de modo CTLE/DFE PMA RX para resolver este problema.
Segunda solução alternativa: se você habilitar o acionamento de adaptação automática habilitar para o modo CTLE/DFE PMA RX, escreva 1'b1 para bit[0] do registro 0x343 para manter o módulo de adaptação automática FSM em um estado ocioso antes de iniciar o kit de ferramentas do transceptor para que o canal do transceptor apareça no Kit de ferramentas do transceptor. Feche o kit de ferramentas do transceptor antes de gravar 1'b0 a bit[0] do registro 0x343 para reativar o FSM do módulo de adaptação automática para que o console do sistema não seja travado.
Abaixo estão as etapas que você deve seguir, se você usar o exemplo de projeto ethernet Intel Stratix10® 25G Intel FPGA IP e tiver como alvo o dispositivo de produção de blocos Intel® Stratix10® H e a opção "Habilitar o gatilho de adaptação automática para o modo CTLE/DFE PMA RX".®
- No console do sistema, digite cd hwtest para navegar até a pasta de scripts TCL.
- Digite main.tcl de origem para carregar o arquivo main.tcl.
- Para exemplo de projeto de canal único, digite reg_write 0x343 0x1 para manter o módulo de adaptação automática FSM em estado ocioso.
- Para exemplo de projeto de vários canais,
- digite reg_write 0x343 0x1 para o canal 0
- digite reg_write 0x10343 0x1 para o canal 1
- digite reg_write 0x20343 0x1 para o canal 2
- digite reg_write 0x30343 0x1 para o canal 3
- Abra o kit de ferramentas do transceptor e, em seguida, você verá os canais do transceptor de 25 Gbps.
Siga estas etapas após ter usado o kit de ferramentas do transceptor:
- Feche o kit de ferramentas do transceptor.
- Para exemplo de projeto de canal único, digite reg_write 0x343 0x0 para reativar o módulo de adaptação automática FSM.
- Para exemplo de projeto de vários canais,
- digite reg_write 0x343 0x0 para o canal 0
- digite reg_write 0x10343 0x0 para o canal 1
- digite reg_write 0x20343 0x0 para o canal 2
- digite reg_write 0x30343 0x0 para o canal 3
Guia do usuário ethernet 25G Intel® Stratix® 10 FPGA IP UG-20109 e Ethernet 25G Intel® Stratix® 10 FPGA de exemplo de design IP UG-20110 são atualizadas para incluir essas etapas adicionais para o uso do kit de ferramentas do transceptor no dispositivo de produção de blocos H quando habilitar a acionamento de adaptação automática para a opção de modo RX PMA CTLE/DFE é ativada na versão 20.1 do software Intel® Quartus® Prime Pro Edition.