ID do artigo: 000077729 Tipo de conteúdo: Solução de problemas Última revisão: 08/04/2013

Por que a reconfiguração FPLL falha com o ocupado preso quando o Icp/LFR é reconfigurado usando as versões de software Quartus II 12.0 e 12.0SP1?

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    A reconfiguração FPLL falhará e o registro de status será preso com "ocupado" no modo de pesquisa, se a resistência do filtro de Icp/Loop for reconfigurada. A reconfiguração do FPLL também falhará e o sinal de status preso no modo " waitrequest " no modo de espera se a resistência ao filtro Icp/Loop for reconfigurado nas versões de software Quartus® II 12.0 e 12.0SP1.

     

    O registro de status preso no estado "ocupado" no modo de enquete e o sinal de status preso no estado "waitrequest" no modo de espera, porque a Máquina de Estado no IP de reconfig está se repetindo em um estado errado sempre que Icp ou BWCTRL é reconfigurado.

     

    Resolução

    Isso é corrigido na versão 12.0SP2 do software Quartus II.

    Produtos relacionados

    Este artigo aplica-se a 14 produtos

    FPGA SoC Cyclone® V SX
    FPGA Cyclone® V GT
    FPGA Stratix® V GX
    FPGA Cyclone® V GX
    FPGA Stratix® V GT
    FPGA Stratix® V GS
    FPGA Arria® V GZ
    FPGA Arria® V SX SoC
    FPGA SoC Cyclone® V ST
    FPGA Arria® V ST SoC
    FPGA Arria® V GX
    FPGA Arria® V GT
    FPGA Stratix® V E
    FPGA SoC Cyclone® V SE

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.